-
公开(公告)号:CN111355962A
公开(公告)日:2020-06-30
申请号:CN202010163487.0
申请日:2020-03-10
申请人: 珠海全志科技股份有限公司
IPC分类号: H04N19/56 , H04N19/80 , H04N19/433 , H04N19/43 , H04N21/44 , H04N21/4402
摘要: 本发明提供一种适用于多参考帧的视频解码高速缓存方法、计算机装置及计算机可读存储介质,该方法包括将高速缓存存储器划分为多个子存储块,每一子存储块用于存储至少一个参考帧的数据;获取解码上一帧数据时,每一子存储块所读取的相应参考帧的参考数据量;解码当前帧数据时,根据各子存储块所读取的参考数据量动态的调节各子存储块的存储空间大小。本发明还提供实现上述方法的计算机装置及计算机可读存储介质。本发明可以适应不同码流、不同类型的DDR存储器来调节各个子存储块的存储空间大小,达到减少从DDR存储器读取数据量的目的,从而降低视频解码芯片与DDR存储器之间的带宽需求。
-
公开(公告)号:CN111194552A
公开(公告)日:2020-05-22
申请号:CN201880064624.6
申请日:2018-08-06
IPC分类号: H04N19/433 , H04N19/426 , H04N19/44 , H04N19/167 , H04N19/176 , H04N19/12
摘要: 在视频编码器(100)中,运动估计模块(102)为待编码的帧的部分识别参考帧中的相似部分。参考帧是已经编码的帧的解码版本。参考帧压缩模块(104)对参考帧的各个部分独立编码,以获得参考帧的各个经编码部分。被独立编码的参考帧的各个部分至少与待编码的帧的部分一样大。参考帧存储器(108)将参考帧的各个经编码部分临时存储,作为参考帧的编码表示。参考帧解压模块(105)对存储在参考帧存储器(108)中的参考帧的经编码部分进行解码,以获得参考帧的经编码部分的解码版本。高速缓冲存储器(107)存储参考帧的经编码部分的连续解码版本的集合。运动估计模块(102)访问高速缓冲存储器(107),以在参考帧的经编码部分的连续解码版本的集合中识别参考帧中的相似部分。
-
公开(公告)号:CN111133759A
公开(公告)日:2020-05-08
申请号:CN201880035761.7
申请日:2018-06-22
申请人: 佳能株式会社
IPC分类号: H04N19/433 , H04N19/105 , H04N19/139 , H04N19/176 , H04N19/513
摘要: 本公开涉及用于编码或解码视频数据的方法和设备。其尤其涉及根据使用解码器侧运动矢量推导模式的特定编码模式的编码,该解码器侧运动矢量推导模式被称为帧速率上转换模式或FRUC模式。本公开涉及编码和解码的改进,其减少了在使用如下编码模式时对存储器访问的需求,在该编码模式中使用解码器侧运动矢量推导方法来预测运动信息。
-
公开(公告)号:CN107770548B
公开(公告)日:2020-04-14
申请号:CN201711214366.9
申请日:2012-09-28
申请人: 太阳专利托管公司
IPC分类号: H04N19/433 , H04N19/58 , H04N19/70
摘要: 有关本发明的一方案的图像编码方法,包括:将定义缓冲器记述的缓冲器记述定义信息向编码比特流写入的步骤(S101)、生成初始设定的参照列表的步骤(S102)、进行将上述初始设定的参照列表中包含的图片的顺序重新排列的重新排列处理的步骤(S103)、将表示上述重新排列处理的内容的参照列表重新排列信息向上述编码比特流写入的步骤(S104)、和使用上述缓冲器记述和通过上述重新排列处理得到的参照列表将上述图像编码的步骤(S105);在上述参照列表重新排列信息中,作为上述重新排列的对象的图片用在该图像编码方法中在该参照列表重新排列信息之外也被使用的索引确定。
-
公开(公告)号:CN107231559B
公开(公告)日:2019-11-22
申请号:CN201710403597.8
申请日:2017-06-01
申请人: 珠海亿智电子科技有限公司
发明人: 邢春悦
IPC分类号: H04N19/176 , H04N19/423 , H04N19/433 , H04N19/44
摘要: 本发明涉及一种视频解码数据的存储方法。视频解码数据存储方法包括将前后向参考帧列表存放到静态存储器SRAM中,表格中的每一个单元存储当前参考帧对应在解码缓冲区的索引信息以及标识顶场底场信息,还有解码缓冲区所有帧的数据信息也存储在静态存储器SRAM中,解码缓冲区每一帧的数据信息包括有:每一个帧的POC信息,每一帧的图像结构信息及是否做参考信息,还有每一帧的亮度、色度数据存放在动态存储器DDR中的基地址及运动向量数据存放在动态存储器DDR中的基地址。此外,对每个宏块的运动向量数据及相关信息,采用了每个宏块固定存储空间,不随宏块分块类型的变化而变化的存储方式。
-
公开(公告)号:CN105847817B
公开(公告)日:2019-09-17
申请号:CN201510018968.1
申请日:2015-01-14
申请人: 炬芯(珠海)科技有限公司
IPC分类号: H04N19/42 , H04N19/433 , H04N19/186
摘要: 本发明涉及视频处理领域,特别涉及一种视频处理设备和方法,该设备包括视频解码器和外部存储器,其中所述视频解码器包括数据缓存器组和处理器,用以解决目前解码器中参考帧读取采用二维数据缓存结构,解码器向外部存储器发送的命令离散,请求读取的数据相关性较小,外部存储器对数据进行处理的效率较低的问题。所述处理器将多条具有相关性的所述数据缓存器组中未存储的参考帧数据的命令整合成一个命令队列,一起发送给外部存储器,由于处理器向外部存储器发送的请求读取参考帧数据的命令队列中的参考帧数据相关性较大,进而提高了外部存储器对数据进行处理的效率。
-
公开(公告)号:CN108881923A
公开(公告)日:2018-11-23
申请号:CN201810916908.5
申请日:2018-08-13
申请人: 昆山动芯微电子有限公司
IPC分类号: H04N19/625 , H04N19/433
摘要: 本发明公开了一种减少JPEG编解码行缓冲容量的方法,其特征在于,包括:编码阶段,对于读入的一帧图像,将其第0~第7行图像数据依次写入编码行缓冲模块,编码行缓冲模块中地址指针从s=0开始,每写入一个像素数据地址指针s增加1;当前8行图像数据写入后,按照JPEG编码所需的8x8的数据单元送出图像数据;同时,编码行缓冲模块开始写入第8~第15行图像数据,并按照控制读写地址变换逻辑,来控制数据存取调度;解码阶段采用与编码阶段相同的读写地址变换逻辑。上述方法将所需行缓冲空间减少了一半,从而有利于降低芯片功耗,减小芯片面积,进而实现产品成本的缩减。
-
公开(公告)号:CN105430420B
公开(公告)日:2018-05-22
申请号:CN201510979672.6
申请日:2015-12-24
申请人: 福州瑞芯微电子股份有限公司
发明人: 黄镜灵
IPC分类号: H04N19/625 , G06F17/14 , H04N19/433
摘要: 本发明提供一种实现复用的离散余弦变换DCT8装置,包括:一维变换器、两个8路复用器、二维寄存器组、二维变换器、以及reg寄存器;所述二维寄存器组由8个二维寄存器组成,每个二维寄存器存储1个像素数据;所述将编码图像中8X8离散余弦变换变换块进行一维变换处理后得到的8个像素数据经过一8路复用器复用后直接写入二维寄存器组中指定的位置;所述二维变换器通过另一8路复用器从二维寄存器组中同一个位置读取8个像素数据进行二维的变换操作;所述reg寄存器存储二维变换操作后的结果数据。本发明实现视频4kx2k@30FPS,1080p@120FPS的高性能编码需求,并节省dct变换过程中的资源消耗和功耗消耗。
-
公开(公告)号:CN107770565A
公开(公告)日:2018-03-06
申请号:CN201710680674.4
申请日:2017-08-10
申请人: 联发科技股份有限公司
IPC分类号: H04N21/236 , H04N21/434 , H04N19/433 , H04N19/61 , H04N19/70
CPC分类号: H04N21/23608 , H04N19/433 , H04N19/61 , H04N19/70 , H04N21/4341 , H04N21/4342
摘要: 一种具有低延迟的视频编码的装置与方法。该装置包含一视频编码模块来编码输入视频数据为压缩视频数据,一或多个处理模块来提供该输入视频数据至该视频编码模块或者进一步处理来自该视频编码模块的压缩的视频数据,以及与每一处理模块相关的一数据存储器,来存储或者提供在该视频编码模块与每一处理模块之间共享的数据。该编码模块与每一处理模块是设置为通过协调该视频编码模块与一处理模块来管理一数据存储器的数据存取,以在来自视频编码模块与处理模块中的另一个的目标共享数据在该数据存储器中准备好之后,从该数据存储器接收该目标共享数据。本发明提供的视频编码系统,减少在录制/传输端、播放/接收端或者两端的视频链接的延迟。
-
公开(公告)号:CN107770548A
公开(公告)日:2018-03-06
申请号:CN201711214366.9
申请日:2012-09-28
申请人: 太阳专利托管公司
IPC分类号: H04N19/433 , H04N19/58 , H04N19/70
摘要: 有关本发明的一方案的图像编码方法,包括:将定义缓冲器记述的缓冲器记述定义信息向编码比特流写入的步骤(S101)、生成初始设定的参照列表的步骤(S102)、进行将上述初始设定的参照列表中包含的图片的顺序重新排列的重新排列处理的步骤(S103)、将表示上述重新排列处理的内容的参照列表重新排列信息向上述编码比特流写入的步骤(S104)、和使用上述缓冲器记述和通过上述重新排列处理得到的参照列表将上述图像编码的步骤(S105);在上述参照列表重新排列信息中,作为上述重新排列的对象的图片用在该图像编码方法中在该参照列表重新排列信息之外也被使用的索引确定。
-
-
-
-
-
-
-
-
-