参数传递的方法、装置、设备及计算机可读存储介质

    公开(公告)号:CN112162779A

    公开(公告)日:2021-01-01

    申请号:CN202011006949.4

    申请日:2020-09-23

    发明人: 刘学

    IPC分类号: G06F9/4401

    摘要: 本发明提供一种参数传递的方法、装置、设备及计算机可读存储介质,本发明的方法,通过固件在内存中创建包含接口签名信息、系统表的索引信息和拓展表的索引信息,所述系统表包含ACPI表和SMBIOS表的索引信息的传参接口,当操作系统启动时,通过所述固件将所述传参接口的存储地址传递到操作系统内核,既能将大部分ACPI和SMBIOS等工业规范覆盖的参数通过ACPI表和SMBIOS表的标准方式传递给操作系统内核,又可以将当前处理器平台的特有参数通过拓展表的方式传递给操作系统内核,接口功能简洁没有冗余,可扩展性好,兼容性好。

    数据写入方法、装置及存储介质
    2.
    发明公开

    公开(公告)号:CN112148201A

    公开(公告)日:2020-12-29

    申请号:CN201910559384.3

    申请日:2019-06-26

    发明人: 杜晓杰 田永光

    IPC分类号: G06F3/06

    摘要: 本发明提供一种数据写入方法、装置及存储介质,该方法包括:接收用户输入的写入命令,所述写入命令用于请求将待写入数据写入存储器,所述写入命令包括所述待写入数据的写入地址;当所述写入地址位于预设地址段内时,推送警告信息,所述警告信息用于指示所述写入地址错误;其中,所述预设地址段包括所述存储器的目标扇区存储至少一个网络设备地址的地址范围。本发明提供的数据写入方法、装置及存储介质,能够解决现有技术中用户在PMON下向计算机输入关于FLASH芯片的写入命令时,因操作失误或者对FLASH芯片的写操作特性的不了解,而导致存储在FLASH芯片中固定地址段的网络设备的MAC地址被随意更改的问题。

    UART控制器配置方法和系统

    公开(公告)号:CN112069112A

    公开(公告)日:2020-12-11

    申请号:CN202010923778.5

    申请日:2020-09-04

    发明人: 李雪峰 刘学

    IPC分类号: G06F13/42

    摘要: 本发明实施例提供了一种通用异步收发传输UART控制器配置方法和系统,包括:当初始化目标UART控制器时,获取所述目标UART控制器对应的目标设备标识;从ACPI表中调取与所述目标设备标识对应的目标配置信息;其中,所述目标配置信息为针对所述目标UART控制器在所述ACPI表中预先配置;基于所述目标配置信息配置所述目标UART控制器的属性,完成所述目标UART控制器的初始化。本发明实施例可以基于ACIP表实现UART控制器的初始化。

    GPIO控制器配置方法和系统

    公开(公告)号:CN112069102A

    公开(公告)日:2020-12-11

    申请号:CN202010923798.2

    申请日:2020-09-04

    发明人: 高翔 李雪峰

    IPC分类号: G06F13/38 G06F13/40

    摘要: 本发明实施例提供了一种GPIO控制器配置方法和系统,包括:当初始化目标GPIO控制器时,获取所述目标GPIO控制器对应的目标设备标识;从ACPI表中调取与所述目标设备标识对应的目标配置信息;其中,所述目标配置信息为针对所述目标GPIO控制器在所述ACPI表中预先配置;基于所述目标配置信息配置所述目标GPIO控制器的属性。本发明实施例可以基于ACIP表实现GPIO控制器的初始化,使得GPIO控制器可以基于指定的配置信息进行正常工作。

    内存接口电路、PHY芯片及处理器
    5.
    发明公开

    公开(公告)号:CN112017702A

    公开(公告)日:2020-12-01

    申请号:CN201910474983.5

    申请日:2019-05-31

    IPC分类号: G11C7/10

    摘要: 本发明实施例提供一种内存接口电路、PHY芯片及处理器,包括:数据写入电路、数据读取电路、并串转换电路、串并转换电路,其中,数据写入电路与并串转换电路连接,数据读取电路与串并转换电路连接;并串转换电路用于接收内存控制器发送的第一并行信号,将第一并行信号转换为第一串行信号,并向数据写入电路发送第一串行信号;串并转换电路用于接收数据读取电路发送的第二串行信号,将第二串行信号转换为第二并行信号,并向内存控制器发送第二并行信号。提高了对内存的数据读写速率。

    内存数据保护方法、装置、设备以及存储介质

    公开(公告)号:CN111950017A

    公开(公告)日:2020-11-17

    申请号:CN201910398934.8

    申请日:2019-05-14

    IPC分类号: G06F21/62 G06F21/78

    摘要: 本发明提供一种内存数据保护方法、装置、设备以及存储介质。该方法包括:获取访问指令,当确定访问指令为安全访问指令时,获取安全访问指令所访问的数据块,其中,所述安全访问指令为预先设置在硬件中的特定指令,将获取的数据块进行保密处理后,执行安全访问指令对应的操作,其中,所述数据块占用存储空间的大小在预设范围内,预设范围为一个缓存行所占用存储空间的预设倍数至一个物理内存页所能存储数据量的大小,实现了对内存数据的高效保护,减少了系统功耗和性能损失。

    任务调度方法、装置、设备及计算机可读存储介质

    公开(公告)号:CN111949384A

    公开(公告)日:2020-11-17

    申请号:CN201910397344.3

    申请日:2019-05-14

    发明人: 敖琪 高翔

    IPC分类号: G06F9/48 G06F9/50

    摘要: 本发明实施例提供一种任务调度方法、装置、设备及计算机可读存储介质,该方法包括:检测记录表中各设备标识对应的设备是否处于异常运行状态;所述记录表用于记录部署虚拟机的各设备的设备标识、任务数及重启次数;若检测到第一设备,则对所述第一设备进行重启,并将所述记录表中所述第一设备的重启次数进行更新,所述第一设备为处于异常运行状态的设备;根据所述记录表中各设备的任务数和重启次数,确定各设备对应的权重值;根据各设备对应的权重值向各设备分配任务。本发明实施例能够减少向不稳定的设备分配任务的概率,进而提升整个系统的稳定性。

    中断响应方法、装置及计算机可读存储介质

    公开(公告)号:CN109284176B

    公开(公告)日:2020-11-03

    申请号:CN201710594076.5

    申请日:2017-07-20

    IPC分类号: G06F9/48

    摘要: 本申请提供一种中断响应方法、装置及计算机可读存储介质,其中,该方法包括:在获取到中断源发出的中断请求时,依次在处理器流水线中的访存级、访存级之前的流水级和取指级中索引有效指令,将索引到的第一条有效指令作为目标有效指令,在该目标有效指令上标记上述中断请求对应的中断标识,记录目标有效指令的程序计数器值,将标记有中断标识的目标有效指令传递至提交级报出,以使处理器响应上述中断请求。该技术方案中,处理器在获取到中断源发出的中断请求后,可以快速进行响应,大大提升了处理器的实时性和可靠性。

    图形绘制方法及装置
    9.
    发明授权

    公开(公告)号:CN107240142B

    公开(公告)日:2020-10-16

    申请号:CN201610184855.3

    申请日:2016-03-28

    发明人: 王洪虎 吴博雅

    IPC分类号: G06T11/40 G06T15/00 G06T1/20

    摘要: 本发明提供一种图形绘制方法及装置,该方法包括:将待绘制图形中当前行的所有待绘制点的背景颜色值写入绘制缓冲区中,对当前行的待绘制点的颜色值进行批量混合处理,对待绘制点的关联点的颜色值进行批量混合处理,将批量混合处理的结果再写入绘制缓冲区中,进而,对绘制缓冲区中的颜色值进行批量绘制。该方法不但避免了非连续访存,提升了CPU的性能,而且由于进行了批量混合处理,还使得图形绘制的效率得到极大提升。

    前导零的检测结构和方法
    10.
    发明授权

    公开(公告)号:CN108241483B

    公开(公告)日:2020-09-22

    申请号:CN201611208564.X

    申请日:2016-12-23

    发明人: 刘臻 杨梁

    IPC分类号: G06F7/57

    摘要: 本发明提供一种前导零的检测结构和方法,该结构包括:通过提供由扩展扇出单元、电流处理单元和修正低位数据单元构成的前导零的检测结构,电流处理单元连接在扩展扇出单元与修正低位数据单元之间;扩展扇出单元,用于获取二进制数据流,生成扩展后的二进制数据流;电流处理单元,用于根据扩展后的二进制数据流,生成与二进制数据流的各位对应的数据值;修正低位数据单元,用于对与二进制数据流的各位对应的数据值进行修正,生成二进制数据流的首个1的位置信息。可以对二进制数据流进行前导零的检测,确定出二进制数据流的首个1的位置信息,不会浪费前导零检测电路的输入端口,降低了数据流输入到输出结果的时间,提高了计算效率。