流水线结构神经网络矩阵运算架构及方法

    公开(公告)号:CN109144469B

    公开(公告)日:2023-12-05

    申请号:CN201810813920.3

    申请日:2018-07-23

    IPC分类号: G06F7/498 G06F17/16 G06N3/06

    摘要: 本发明提出了一种流水线结构神经网络矩阵运算架构,其包含:加速器,通过数字电路实现,用于对输入向量A和输入矩阵B执行流水线式乘加操作以得到A*B=D的结果,其中,A为一个维度1*m的列向量,B的维度为m*n,D为1行n列的向量矩阵输出结果;所述的流水线式乘加操作指,将输入矩阵B分为多个不同列块,将输入向量A与输入矩阵B的第一列块进行乘和累加并将结果输出,再继续执行输入向量A与输入矩阵B中下一列块的乘和累加并将结果输出,如此反复迭代,直至输入向量A与输入矩阵B中最后一列块也完成了乘和累加并且结果也输出之后,即得到输入向量A与输入矩阵B的相乘结果D。

    硬件msgbox实现双核SOC核间软件系统高效通信的结构及方法

    公开(公告)号:CN111241027A

    公开(公告)日:2020-06-05

    申请号:CN201911359025.X

    申请日:2019-12-25

    IPC分类号: G06F15/163

    摘要: 本发明公开了一种硬件msgbox实现双核SOC核间软件系统高效通信的结构及方法,双核SOC设置有硬件msgbox,所述硬件msgbox包括A核寄存器组、B核寄存器组、A核中断源、B核中断源,所述A核寄存器组存储A核向B核同步的数据,所述B核寄存器组存储B核向A核同步的数据,所述A核通过B核中断源给B核一个中断,B核在中断中提取出存储在A核寄存器组中的同步数据并完成指令任务,所述B核通过A核中断源给A核一个中断,A核在中断中提取出存储在B核寄存器组中的同步数据并完成指令任务。本发明的特点是:通过硬件msgbox主动通知对方一些消息/事件,并实现对方收取消息/事件过程中内存免拷贝,有效提高核间业务数据的传递效率。

    EFUSE的纠错方法
    3.
    发明公开

    公开(公告)号:CN111240884A

    公开(公告)日:2020-06-05

    申请号:CN201911359023.0

    申请日:2019-12-25

    IPC分类号: G06F11/10 G11C29/42

    摘要: 本发明公开了一种EFUSE的纠错方法,将EFUSE按32BIT分组,用32BIT的高5BIT做位纠错域对低27BIT纠错,EFUSE默认值为全0,低27BIT从低位到高位依次从1至27编号,当低27bit都可以写时高5bit不需要填写,当低27BIT其中一个BIT不能写1时,将其编号写入并寄存在高5BIT中,内部逻辑将高5BIT翻译成1,并将高5BIT的1通过镜像将低27BIT中不能写1的BIT变成1。本发明的特点是:纠错原理简单,通过高5BIT对低27BIT纠错,不需要复杂的运算,用户容易理解。

    一种适配零中频射频接收机的AGC装置和方法

    公开(公告)号:CN108900171A

    公开(公告)日:2018-11-27

    申请号:CN201810812336.6

    申请日:2018-07-23

    IPC分类号: H03G3/30 H03G3/00 H04B1/16

    摘要: 本发明公开了一种适配零中频射频接收机的AGC装置和方法,该装置包括:模拟射频模块及数字基带;在接收混频器增加接收混频器饱和检测机制,并在射频模拟和数字基带之间增加接收混频器饱和指示接口,AGC控制模块获取到RMX饱和指示信息,连同ADC饱和指示信息进行判决,从而快速调节射频模块增益,且该方法实现成本低,并在WIFI接收到大信号时,可提升AGC调整速度,同时不影响中小信号时AGC的调整速度。

    低功耗WIFI系统中定时同步功能定时器的更新系统及方法

    公开(公告)号:CN108632990A

    公开(公告)日:2018-10-09

    申请号:CN201810992278.X

    申请日:2018-08-29

    IPC分类号: H04W56/00 H04J3/06

    摘要: 本发明公开了一种低功耗WIFI系统中定时同步功能定时器的更新系统及方法,包含:对TSF Timer的位宽进行位数扩展得到新的TSF Timer,则new_TSF_Timer={TSF_Timer,{z{1’b0}}},z表示在TSF Timer的低位扩展位数的个数,新的TSF Time单位从μs变成ns。在高速时钟的情况下,高速时钟可以产生1μs的脉冲,每隔1μs,new_TSF_Timer=new_TSF_Timer+pow(2,z),其中pow(2,z)表示2的z次幂运算。当系统切换到低速时候后,高速时钟被关闭,此时低速时钟开始计数,在每一个低速时钟的上升沿,new_TSF_Timer=new_TSF_Timer+deltaT,其中deltaT=T×pow(2,z)/1000,T为低速时钟的周期。对新的TSF Timer进行右移z位运算,将新的TSF Timer的位数还原,同时将其单位从ns还原成μs。本发明仅需要进行加法和移位运算,降低了实现的复杂度,满足协议规定的精度,降低芯片的开发成本和生产成本。

    硬件msgbox实现双核SOC核间软件系统高效通信的结构及方法

    公开(公告)号:CN111241027B

    公开(公告)日:2023-08-15

    申请号:CN201911359025.X

    申请日:2019-12-25

    IPC分类号: G06F15/163

    摘要: 本发明公开了一种硬件msgbox实现双核SOC核间软件系统高效通信的结构及方法,双核SOC设置有硬件msgbox,所述硬件msgbox包括A核寄存器组、B核寄存器组、A核中断源、B核中断源,所述A核寄存器组存储A核向B核同步的数据,所述B核寄存器组存储B核向A核同步的数据,所述A核通过B核中断源给B核一个中断,B核在中断中提取出存储在A核寄存器组中的同步数据并完成指令任务,所述B核通过A核中断源给A核一个中断,A核在中断中提取出存储在B核寄存器组中的同步数据并完成指令任务。本发明的特点是:通过硬件msgbox主动通知对方一些消息/事件,并实现对方收取消息/事件过程中内存免拷贝,有效提高核间业务数据的传递效率。

    一种基于神经网络的立体声回声消除方法及系统

    公开(公告)号:CN111292759B

    公开(公告)日:2020-07-31

    申请号:CN202010389995.0

    申请日:2020-05-11

    摘要: 本发明公开一种基于神经网络的立体声回声消除方法及系统,系统输入三路音频信号,分别为麦克风信号、立体声扬声器播放的左声道参考信号和右声道参考信号;三路音频信号经短时傅里叶变换得到三路频域信号,压缩形成频段能量信息,三路频段能量信息作为神经网络模型的输入,通过训练好的神经网络模型输出理想概率掩蔽IRM值;神经网络模型以设定的IRM值作为训练的目标;根据计算得到的IRM值及麦克风信号对应的频段信息能量值得到回声消除后的频域信息;频域信息经逆短时傅里叶变换得到时域信息,完成回声消除。本发明采用人工智能‑深度学习的方法取代传统复杂的立体声回声消除算法,实现语音通信中立体声的回声消除。

    EFUSE的纠错方法
    9.
    发明授权

    公开(公告)号:CN111240884B

    公开(公告)日:2024-06-07

    申请号:CN201911359023.0

    申请日:2019-12-25

    IPC分类号: G06F11/10 G11C29/42

    摘要: 本发明公开了一种EFUSE的纠错方法,将EFUSE按32BIT分组,用32BIT的高5BIT做位纠错域对低27BIT纠错,EFUSE默认值为全0,低27BIT从低位到高位依次从1至27编号,当低27bit都可以写时高5bit不需要填写,当低27BIT其中一个BIT不能写1时,将其编号写入并寄存在高5BIT中,内部逻辑将高5BIT翻译成1,并将高5BIT的1通过镜像将低27BIT中不能写1的BIT变成1。本发明的特点是:纠错原理简单,通过高5BIT对低27BIT纠错,不需要复杂的运算,用户容易理解。

    利用可调电感和改善功率放大器线性度的电路结构及方法

    公开(公告)号:CN108768312B

    公开(公告)日:2024-02-20

    申请号:CN201810813904.4

    申请日:2018-07-23

    发明人: 曹克 徐栋麟

    摘要: 射频功放级联实现。本发明公开一种利用可调电感和改善功率放大器线性度的电路结构及方法,包含片上变压器耦合输入网络、晶体管放大器电路、输出网络、控制及偏置产生电路和包络检测电路;晶体管放大器电路分别与片上变压器耦合输入网络及输出网络连接;晶体管放大器电路设有电容电感并联谐振回路,电容电感并联谐振回路中并联的电容和可调电感;包络检测电路与控制及偏置产生电路连接,检测输入网络或输出网络的射频信号的包络信号,产生所需的偏置信号和可调电感的控制信号。本发明通过采用并联可调LC回路的办(56)对比文件Pierre Medrel.Implementation of dualgate and drain dynamic voltage biasing tomitigate load modulation effects ofsupply modulators in envelope trackingpower amplifiers《.2014 IEEE MTT-SInternational Microwave Symposium(IMS2014)》.2014,第1-4页.Jingyu Hu.A Low Distortion FM TunerAnalog Front-End with Multi-tanh LowNoise Amplifier《.2007 IEEE RadioFrequency Integrated Circuits (RFIC)Symposium》.第689-692页.