-
公开(公告)号:CN114449236B
公开(公告)日:2024-04-09
申请号:CN202011191038.3
申请日:2020-10-30
Applicant: 扬智科技股份有限公司
Abstract: 本发明提出一种投影装置与其投影画面校正方法。当投影装置朝投影表面进行投影时,基于投影表面的多个平面获取多个目标顶点的多个目标坐标。前述多个平面彼此不共面,且前述多个目标顶点形成目标多边形。分别对原始矩形图像的多个第一图像部份进行第一方向缩放处理,而产生梯形图像区块。分别对前述梯形图像区块的多个第二图像部份进行第二方向缩放处理,而产生贴齐前述目标多边形的目标图像区块。投影包括前述目标图像区块的输出图像至投影表面上。
-
-
公开(公告)号:CN110750956B
公开(公告)日:2023-08-08
申请号:CN201810810931.6
申请日:2018-07-23
Applicant: 扬智科技股份有限公司
IPC: G06F30/398
Abstract: 本发明提出一种逻辑闸阶层验证方法以及验证系统。逻辑闸阶层验证方法包括:依据时序约束设定取得在逻辑闸阶层模型中的多个未经约束路径;对所述多个未经约束路径执行延迟时间设定;以及对逻辑闸阶层模型执行逻辑闸阶层模拟,以判断所述多个未经约束路径的至少其中之一是否为对应于真实路径。因此,本发明的逻辑闸阶层验证方法以及验证系统可有效验证逻辑闸阶层模型。
-
公开(公告)号:CN110287708B
公开(公告)日:2023-07-04
申请号:CN201810224134.X
申请日:2018-03-19
Applicant: 扬智科技股份有限公司
Abstract: 一种一次性可编程加密装置与其加密方法。一次性可编程加密装置包括处理器电路、加密引擎电路,以及存储器电路。处理器电路输出明文数据与写入地址。加密引擎电路包括密钥记录电路、填充电路、第一加密电路,以及第二加密电路。密钥记录电路输出原始密钥。填充电路接收写入地址,利用预设数据扩充写入地址而输出填充数据。第一加密电路接收原始密钥与填充数据,依据填充数据对原始密钥进行第一加密逻辑运算,以输出加密密钥。第二加密电路接收加密密钥与明文数据,依据加密密钥对明文数据进行第二加密逻辑运算,以输出密文数据。存储器电路接收密文数据,并依据写入地址储存密文数据。
-
公开(公告)号:CN115965180A
公开(公告)日:2023-04-14
申请号:CN202111170730.2
申请日:2021-10-08
Applicant: 扬智科技股份有限公司
IPC: G06Q10/0631 , G06Q10/10 , G06Q50/06 , G06N20/00
Abstract: 本发明提供一种多任务深度学习网络及其产生方法。多任务深度学习网络的产生方法包括:建立至少一共享层,共享层用以接收多个输入信息并产生多个处理后特征信息;建立多组特定任务层,所述多组特定任务层根据所述多个处理后特征信息以分别计算产生分别对应多个不同任务的多组输出信息;以及,根据电子装置的电源供应状态以分阶启动所述多组特定任务层的至少其中之一。
-
公开(公告)号:CN110753255B
公开(公告)日:2022-07-29
申请号:CN201810815720.1
申请日:2018-07-24
Applicant: 扬智科技股份有限公司
IPC: H04N21/43 , H04N21/439 , H04N21/44 , H04N21/4402
Abstract: 一种传输串流接收装置及其时钟频率设定方法。传输串流接收装置包括解调器、控制器以及条件存取装置。解调器接收外部信号并转换为串流数据。控制器耦接解调器。条件存取装置耦接控制器。控制器设定解调器以使解调器依据时钟频率传输串流数据给条件存取装置,并检测条件存取装置能够使用且能容许的最高容许时钟频率。
-
公开(公告)号:CN114598281A
公开(公告)日:2022-06-07
申请号:CN202011408779.2
申请日:2020-12-03
Applicant: 扬智科技股份有限公司
IPC: H03F3/45
Abstract: 本发明提供一种差分信号的去偏斜电路。第一共模电压产生电路依据第一差分输入信号与第二差分输入信号产生第一共模电压信号。电压缓冲电路耦接第一共模电压产生电路,并具有高于预设值的输入阻抗。电压缓冲电路缓冲第一共模电压信号、第一差分输入信号与第二差分输入信号而产生第二共模电压信号、第三差分输入信号与第四差分输入信号。第二共模电压产生电路耦接电压缓冲电路,依据第三差分输入信号与第四差分输入信号产生第三共模电压信号。输出电路依据第三差分输入信号、第四差分输入信号、第二共模电压信号以及第三共模电压信号产生去偏斜输出信号。
-
公开(公告)号:CN111580593B
公开(公告)日:2022-05-31
申请号:CN201910116042.4
申请日:2019-02-15
Applicant: 扬智科技股份有限公司
Inventor: 李念祖
IPC: G05F3/26
Abstract: 本发明公开一种多级放大电路,该多级放大电路用于输出一第一输出信号,并且包含:一输入级电路、一中间级电路以及一输出级电路。该输入级电路包含至少一放大电路,该放大电路接收该第一输出信号与一参考信号,并据此于该输入级电路之输出端产生一第二输出信号。该中间级电路耦接于该输入级电路,用于对该多级放大电路进行一频率补偿。该输出级电路耦接于该中间级电路与该输入级电路,用以依据该第二输出信号,于该输出级电路之输出端产生该第一输出信号。其中,该输出级电路包含至少一限流电路,该限流电路受控于该第二输出信号,以调节该第一输出信号之准位。
-
公开(公告)号:CN114553201A
公开(公告)日:2022-05-27
申请号:CN202011335832.0
申请日:2020-11-25
Applicant: 扬智科技股份有限公司
IPC: H03K17/687 , H03K19/20 , H03K19/00 , H03K19/003 , H03K17/56
Abstract: 本发明提供一种可防止漏电流的信号接收器及信号收发装置。信号接收器包括终端开关对、第一电阻、第二电阻以及下拉电路。终端开关对接收操作电源。终端开关对具有共同控制端。第一电阻耦接在第一信号输入端与共同控制端间。第二电阻耦接在第二信号输入端与共同控制端间。下拉电路耦接在共同控制端与参考电压端间。下拉电路依据信号接收器的启用状态或断电状态,以决定是否下拉共同控制端上的第一控制电压至参考电压。
-
公开(公告)号:CN114551433A
公开(公告)日:2022-05-27
申请号:CN202011335838.8
申请日:2020-11-25
Applicant: 扬智科技股份有限公司
Abstract: 本发明提供一种电容额外寄生值极小且容易与其他电路整合的布局结构。布局结构适用于信号格式转换器。布局结构包括第一电容阵列以及第二电容阵列。第一电容阵列配置在参考轴线的一侧。第一电容阵列包括多个第一电容单元。多个第一电容单元形成多个第一电容。多个第一电容分别具有多个第一电容值。第二电容阵列配置在参考轴线的另一侧。第二电容阵列包括多个第二电容单元。多个第二电容单元形成多个第二电容。多个第二电容分别具有多个第二电容值。多个第一电容分别对应多个第二电容。每一第一电容与对应的每一第二电容对称于参考轴线或每一第一电容与对应的每一第二电容对称于参考轴线。相对应的每一第一电容与每一第二电容具有相同的电容值。
-
-
-
-
-
-
-
-
-