一种户外嵌入式设备系统的升级方法及升级系统

    公开(公告)号:CN108121554A

    公开(公告)日:2018-06-05

    申请号:CN201711385392.8

    申请日:2017-12-20

    发明人: 吴树兴

    IPC分类号: G06F8/65

    摘要: 本发明公开了一种户外嵌入式设备系统的升级方法,包括发送系统升级文件至所述户外嵌入式设备,所述系统升级文件包括版本文件和头部信息,在发送系统升级文件前,增加版本校验信息于所述头部信息中;校验所述系统升级文件成功后,采用双区备份的方式对所述系统进行升级;升级后,利用所述版本校验信息校验所述版本文件正确后,Boot loader启动存有正确版本文件的分区。该方法能够增强户外嵌入式设备系统的稳定性和可靠性,且执行效率高,减少系统开销。本发明还公开了一种户外嵌入式设备系统的升级系统。

    一种多进程处理方法、处理装置及应用

    公开(公告)号:CN107832154A

    公开(公告)日:2018-03-23

    申请号:CN201711122832.0

    申请日:2017-11-14

    发明人: 包兴刚

    IPC分类号: G06F9/50

    摘要: 本发明公开了一种多进程处理装置,包括时隙分配模块,将一个进程分成多个时间段执行,每个时间段对应一个时隙,多个进程的时隙形成一个时间帧,进程分配模块,基于调用进程请求,随机选取一个空闲的时隙分给被调用的进程;RAM模块,为所述进程初始化一个存储地址,并存储进程产生的临时变量;进程处理模块,在每个时间帧中,进程在时隙内,基于存储地址内的数据执行业务处理任务,生成临时变量,并利用临时变量更新存储地址内的数据;数据融合模块,基于存储地址内的数据生成进程的最终业务处理结果。本发明还公开了一种多进程处理方法,该装置和方法大大降低了进程处理过程中的逻辑资源,进而降低功耗。

    算力芯片电压稳定控制装置和算力板系统电压稳定控制装置

    公开(公告)号:CN106708231A

    公开(公告)日:2017-05-24

    申请号:CN201710113108.5

    申请日:2017-02-28

    IPC分类号: G06F1/26 G06F1/28 G06F15/78

    CPC分类号: G06F1/26 G06F1/28 G06F15/7803

    摘要: 本发明提供了一种算力板系统电压稳定控制装置,包括现场可编程门阵列单元、CPU和算力芯片电压稳定控制装置,算力芯片电压稳定控制装置包括阻抗控制单元、电压控制单元、第一通讯模块和第二通讯模块,其中,阻抗控制单元包括阻抗检测模块、阻抗切换模块和MCU,通过阻抗检测模块检测算力芯片或电压控制单元检测算力芯片的工作状态;MCU将检测到的检测值和预设值进行比较,若检测值比预设值大,则发送阻抗切换信号使阻抗切换模块进行算力芯片的阻抗切换;两个通讯模块用于将算力芯片的工作状态经现场可编程门阵列单元上报至CPU,CPU根据若干算力芯片的工作状态调整预设阻抗值或/和预设电压值。本发明目的在于解决算力芯片阻抗或电压不一致的问题。

    一种基于FPGA的EFMOAM处理方法以及硬件实现装置

    公开(公告)号:CN105897446A

    公开(公告)日:2016-08-24

    申请号:CN201410519824.X

    申请日:2014-09-30

    IPC分类号: H04L12/24 H04L12/26 H04L29/06

    摘要: 本发明公开了一种基于FPGA的EFM OAM处理方法以及硬件实现装置。EFM OAM(遵循IEEE 802.3ah标准)是针对两台直连设备间的链路,提供链路性能监测、故障侦测和告警、环路测试等功能。目前业界EFM OAM基本上都是基于纯软件实现,导致OAM性能大打折扣,尤其是在链路性能监控和远端故障检测上,依赖纯软件实现几乎不现实。本发明主要是基于FPGA实现EFM OAM,实现的功能包括IEEE 802.3ah所定义的链接发现(Discovery)、远端环回(Remote Loopback)、链路监视(Link Monitoring)和远端故障指示(Remote Failure Indication)等。本发明具备支持的EFM OAM功能全面、FPGA采用Pipeline技术能实现报文线速处理、接口配置灵活(支持光口电口接入)、可扩展性强等优点。

    数据处理系统及服务器
    5.
    发明授权

    公开(公告)号:CN107807900B

    公开(公告)日:2021-02-19

    申请号:CN201711123978.7

    申请日:2017-11-14

    发明人: 周辉

    IPC分类号: G06F15/16 G06F15/163

    摘要: 本发明公开了一种数据处理系统,包括中央处理芯片、与所述中央处理芯片通信连接的一个以上的环形阵列,所述环形阵列包括一个以上通信连接的环形计算单元,每个环形计算单元包括一个以上节点芯片,所述节点芯片的个数随所述环形计算单元所在环直径的递增而递增;所述中央处理芯片接收数据处理任务,并将所述数据处理任务与管理信息分发至所述节点芯片,接收所述节点芯片基于接收的数据处理任务与管理信息返回的数据处理结果。本发明还公开了一种包含所述数据处理系统的服务器,该服务器增大数据处理能力的同时,避免节点芯片与外部设备通信连接的复杂性,便于管理。

    数据处理系统及服务器
    6.
    发明公开

    公开(公告)号:CN107807900A

    公开(公告)日:2018-03-16

    申请号:CN201711123978.7

    申请日:2017-11-14

    发明人: 周辉

    IPC分类号: G06F15/16 G06F15/163

    摘要: 本发明公开了一种数据处理系统,包括中央处理芯片、与所述中央处理芯片通信连接的一个以上的环形阵列,所述环形阵列包括一个以上通信连接的环形计算单元,每个环形计算单元包括一个以上节点芯片,所述节点芯片的个数随所述环形计算单元所在环直径的递增而递增;所述中央处理芯片接收数据处理任务,并将所述数据处理任务与管理信息分发至所述节点芯片,接收所述节点芯片基于接收的数据处理任务与管理信息返回的数据处理结果。本发明还公开了一种包含所述数据处理系统的服务器,该服务器增大数据处理能力的同时,避免节点芯片与外部设备通信连接的复杂性,便于管理。

    一种高速信号中提取比特同步时钟的电路

    公开(公告)号:CN104038216A

    公开(公告)日:2014-09-10

    申请号:CN201410296452.9

    申请日:2014-06-27

    发明人: 包兴刚

    IPC分类号: H03L7/08

    摘要: 本发明有关一种高速信号中提取比特同步时钟电路,其特征在于:包括检测电路、产生8路相位同频时钟电路、选择器电路,检测电路、产生8路相位同频时钟电路分别与选择器电路连接。一种高速串行信号中提取比特同步时钟电路,能够简单、快速、准确地实现从串行信号提取比特同步时钟。本发明方法包括:检测高速串行信号的高低电平跳变,从8种不同相位的时钟中选择最适合的时钟。检测电路包括检测高速串行信号的边沿电路、计算最适合的相位时钟电路。

    一种基于FPGA的Hash算法硬件实现装置

    公开(公告)号:CN105827394A

    公开(公告)日:2016-08-03

    申请号:CN201610136436.2

    申请日:2016-03-10

    发明人: 胡东 包兴刚

    IPC分类号: H04L9/06

    CPC分类号: H04L9/0643

    摘要: 本发明公开了一种基于FPGA的Hash算法硬件实现装置。目前业内HASH算法基本上都是基于纯软件实现,导致Hash性能低下,尤其是在表项长度长,表项规模大的高速查表或要大的数据量需要加密的情况下,依赖纯软件实现几乎不现实。本发明包括任务分配模块、Hash单向函数模块和结果合并模块,其特征在于:将输入的DATA数据由任务分配模块拆开成n个小片,分别为X1,X2……Xn,再由Hash单向函数模块中的n个Hash单向函数计算,得到n个KEY值,再由结果合并模块进行结果合并计算,最后得到DATA数据的KEY值。本发明主要是基于FPGA实现Hash算法,分片同时并发执行运算,速度比纯软件加快几十倍。

    一种基于FPGA的EFM OAM处理方法以及硬件实现装置

    公开(公告)号:CN105897446B

    公开(公告)日:2019-08-20

    申请号:CN201410519824.X

    申请日:2014-09-30

    IPC分类号: H04L12/24 H04L12/26 H04L29/06

    摘要: 本发明公开了一种基于FPGA的EFM OAM处理方法以及硬件实现装置。EFM OAM(遵循IEEE 802.3ah标准)是针对两台直连设备间的链路,提供链路性能监测、故障侦测和告警、环路测试等功能。目前业界EFM OAM基本上都是基于纯软件实现,导致OAM性能大打折扣,尤其是在链路性能监控和远端故障检测上,依赖纯软件实现几乎不现实。本发明主要是基于FPGA实现EFM OAM,实现的功能包括IEEE 802.3ah所定义的链接发现(Discovery)、远端环回(Remote Loopback)、链路监视(Link Monitoring)和远端故障指示(Remote Failure Indication)等。本发明具备支持的EFM OAM功能全面、FPGA采用Pipeline技术能实现报文线速处理、接口配置灵活(支持光口电口接入)、可扩展性强等优点。

    基于端口模型的三层及以上网络设备STP的实现方法及系统

    公开(公告)号:CN107995119A

    公开(公告)日:2018-05-04

    申请号:CN201711309495.6

    申请日:2017-12-11

    发明人: 吴树兴

    IPC分类号: H04L12/753 H04L12/46

    摘要: 本发明公开了一种基于端口模型的三层及以上网络设备STP的实现方法,包括配置交换芯片的工作模式,使所述交换芯片以Special Tag方式运行:以Special Tag方式运行的交换芯片对从当前物理端口进入的数据帧进行添加Special Tag,并将带有Special Tag的数据帧进行发送;创建端口模型:根据所述交换芯片当前物理端口创建相应的虚拟端口;创建桥接模块的虚拟桥接口:将所述端口模型的虚拟端口和所述桥接模块进行绑定,作为桥接模块的虚拟桥接口,所述桥接模块对所述虚拟端口进行管理和控制。本发明抽象出每个物理端口,每个物理端口对应设置虚拟端口,虚拟端口同时作为桥模块的成员,桥接模块的STP的算法控制就相当于对设备实际物理端口的控制,很好地实现了设备STP功能。