-
公开(公告)号:CN1214575A
公开(公告)日:1999-04-21
申请号:CN98121341.3
申请日:1998-10-12
Applicant: 三星电子株式会社
IPC: H03M13/12
CPC classification number: H03M13/1545 , H03M13/1515 , H03M13/1535 , H03M13/154 , H03M13/1585
Abstract: 一种里德-索罗门(RS)解码器及其解码方法,其中:运算器采用输入初始差错定位多项式和改进校正子多项式,对改进欧几里德算法的四个多项式R(x)、Q(x)、λ(x)、μ(x)进行迭代运算;排列器从左侧排列各个多项式的系数;产生器利用迭代开始控制信号,产生表示各个多项式有效部分的控制信号;提取器根据控制信号提取运算器提供的作为差错估计多项式的R(x)和作为差错定位多项式的λ(x)。因为无需附加次数比较电路和缓存次数,简化了RS解码器。
-
公开(公告)号:CN1130837C
公开(公告)日:2003-12-10
申请号:CN98121341.3
申请日:1998-10-12
Applicant: 三星电子株式会社
IPC: H03M13/23
CPC classification number: H03M13/1545 , H03M13/1515 , H03M13/1535 , H03M13/154 , H03M13/1585
Abstract: 一种里德-索罗门(RS)解码器及其解码方法,其中:运算器采用输入初始差错定位多项式和改进校正子多项式,对改进欧几里德算法的四个多项式R(x)、Q(x)、λ(x)、μ(x)进行迭代运算;排列器从左侧排列各个多项式的系数;产生器利用迭代开始控制信号,产生表示各个多项式有效部分的控制信号;提取器根据控制信号提取运算器提供的作为差错估计多项式的R(x)和作为差错定位多项式的λ(x)。因为无需附加次数比较电路和缓存次数,简化了RS解码器。
-
公开(公告)号:CN1097882C
公开(公告)日:2003-01-01
申请号:CN98120952.1
申请日:1998-10-14
Applicant: 三星电子株式会社
IPC: H03M13/23
Abstract: 一种里德-索罗门(RS)解码器和解码方法,该RS解码器包括:根据接收删除位置数据计算校正子值并建立校正子多项式的多项式运算器;根据删除信息产生初始差错定位多项式的根和表示该根的控制信号的产生器;具有串行结构的第一和第二多项式扩展器,分别采用所述根和控制信号以及校正子值,扩展初始差错定位多项式和改进的校正子多项式。按照本发明,可以最小化多项式计算要求的乘法器数目,因而简化了RS解码器的电路结构。
-
公开(公告)号:CN1250980A
公开(公告)日:2000-04-19
申请号:CN98120952.1
申请日:1998-10-14
Applicant: 三星电子株式会社
IPC: H03M13/23
Abstract: 一种里德-索罗门(RS)解码器和解码方法,该RS解码器包括:根据接收删除位置数据计算校正子值并建立校正子多项式的多项式运算器;根据删除信息产生初始差错定位多项式的根和表示该根的控制信号的产生器;具有串行结构的第一和第二多项式扩展器,分别采用所述根和控制信号以及校正子值,扩展初始差错定位多项式和改进的校正子多项式。按照本发明,可以最小化多项式计算要求的乘法器数目,因而简化了RS解码器的电路结构。
-
-
-