-
公开(公告)号:CN118012293B
公开(公告)日:2024-06-18
申请号:CN202410410943.5
申请日:2024-04-08
申请人: 上海海栎创科技股份有限公司
IPC分类号: G06F3/041
摘要: 本发明揭示了一种多触控芯片驱动和感应同步方法及系统,采样到同步引脚上的有效电平的主芯片和从芯片进入活动状态,主芯片和从芯片在活动状态停留第一预定时间后,重新进入等待状态,主芯片在等待状态停留第二预定时间后,输出有效同步信号到同步引脚,主芯片和从芯片持续采样直到下一个有效电平到来,通过上述方法,在不需要额外电路的前提下,各触控芯片的驱动和感应保持纳秒级的同步,一个或多个驱动线被多颗触控芯片同时驱动,且所有的感应线被多颗触控芯片同步接收。
-
公开(公告)号:CN118068988A
公开(公告)日:2024-05-24
申请号:CN202410501443.2
申请日:2024-04-25
申请人: 上海海栎创科技股份有限公司
摘要: 本发明揭示一种自电容触摸检测电路及检测方法,在激励电压的不同阶段,控制第一开关和第二开关的开闭,改变所述感应电极上的电压,从得到感应电极上的电荷改变量,根据电荷改变量输出检测信号至信号分析系统;多个检测信号之和输入至信号分析系统分析处理后,与阈值信号进行对比,根据比较结果判断是否发生触摸。通过元器件间的拓扑关系与开关时序控制,提高了自电容触摸检测信号的大小,进而缩短了自电容触摸检测的时间并提高了自电容检测的灵敏度,且电路结构简单,无需要额外增加升压电源模块来提高检测信号,易于制备。
-
-
公开(公告)号:CN116453559B
公开(公告)日:2023-09-12
申请号:CN202310721509.4
申请日:2023-06-19
申请人: 上海海栎创科技股份有限公司
摘要: 本发明提供一种ROM位线预充电压的控制电路。ROM位线预充电压的控制电路包括:ROM存储阵列,包括第一ROM存储单元及第二ROM存储单元;虚拟存储体,虚拟存储体包括虚拟存储单元;位线选择电路;位线,与位线选择电路的第一端口、第一ROM存储单元及第二ROM存储单元均相连接;虚拟位线选择电路;虚拟位线,与虚拟位线选择电路的第一端口及虚拟存储单元均相连接;钳位电路,与位线选择电路的第三端口及虚拟位线选择电路的第三端口均相连接。本发明中位线的预充电压及虚拟位线的预充电压均不会随着电源电压的变化而大幅变化,从而极大地降低了功耗。
-
公开(公告)号:CN116434795B
公开(公告)日:2023-08-25
申请号:CN202310692554.1
申请日:2023-06-13
申请人: 上海海栎创科技股份有限公司
摘要: 本发明提供一种控制ROM位线充电电压的电路。控制ROM位线充电电压的电路包括:ROM存储阵列,包括第一ROM存储单元及第二ROM存储单元;位线选择电路,包括第一端口、第二端口和第三端口;位线,与第一端口、第一ROM存储单元及第二ROM存储单元均相连接;选择位线,与第二端口相连接;钳位电路,与第三端口相连接,用于将位线的预充电压钳位至预设电压。本发明的控制ROM位线充电电压的电路中,通过设置钳位电路,可以将位线的预充电压钳位至预设电压,位线的预充电压不会随着电源电压的变化而大幅变化,从而极大地降低了功耗。
-
公开(公告)号:CN115903986A
公开(公告)日:2023-04-04
申请号:CN202310077081.4
申请日:2023-02-08
申请人: 上海海栎创科技股份有限公司
IPC分类号: G05F1/56
摘要: 本发明提供一种输入输出电路,包括:输入输出端点;输入控制电路,与所述输入输出端点相连接;输出驱动电路,与所述输入输出端点及所述输入控制电路均相连接;调节控制电路,与所述输出驱动电路相连接,用于对所述输出驱动电路中的偏置电压进行调节,以减小所述输出驱动电路的开启时间及对所述输出驱动电路输出的压摆率进行控制。本发明的输入输出电路通过设置调节控制电路,调节控制电路可以对输出驱动电路中的偏置电压进行调节,从而减小所述输出驱动电路的开启时间,减小所述输出驱动电路的输出延迟,并可实现对所述输出驱动电路输出的压摆率进行控制。
-
公开(公告)号:CN118380026B
公开(公告)日:2024-09-17
申请号:CN202410788567.3
申请日:2024-06-19
申请人: 上海海栎创科技股份有限公司
IPC分类号: G11C11/412 , G11C11/418 , G11C11/419
摘要: 本发明揭示了一种节省面积与更低功耗的SRAM结构及其自定时控制方法,所述SRAM结构包括多个串联的虚拟存储体;虚拟存储体设置在真实存储体的一侧。进一步的,虚拟存储体包括第一NMOS管、第二NMOS管、第三NMOS管、第四NMOS管、第一PMOS管和第二PMOS管;第一NMOS管的源极接地,漏极连接于第三NMOS管、源极和第一PMOS管的漏极、第二PMOS管的栅极和第二NMOS管的栅极。本发明能够缩短放电时间,从而能够缩短灵敏放大器的开启时间,还能够实现对时序控制电路的精确操作,从而能够解决传统电路中逻辑门延迟大、自控性差以及可靠性等问题,且有效节省功耗。
-
公开(公告)号:CN117310555A
公开(公告)日:2023-12-29
申请号:CN202311615899.3
申请日:2023-11-30
申请人: 上海海栎创科技股份有限公司
摘要: 本发明公开一种片上集成短路检测电路及检测方法,将数模转换器输出的电流通过选择开关配置于被测电极上,根据电流值与被测电极对屏蔽电极的寄生电阻值计算得到一检测电压;并将检测电压输入至所述比较模块,与接入所述比较模块的参考电压进行比较,数模转换器输出的电流不断变换,直到比较模块的输出结果发生变化,再根据此时电信号转换装置输出的电流值和参考电压值,计算寄生电阻的阻值,并根据寄生电阻阻值判断短路程度,实现了短路状态的判断。该电路结构简单,无需使用精度很高的外部电阻和SoC控制芯片,降低了电极状态的检测成本,也可以在传感器模组安装完成之后检测出由于机械应力或碰撞造成的传感器电极损坏而导致的各种短路现象。
-
公开(公告)号:CN117250416A
公开(公告)日:2023-12-19
申请号:CN202311540114.0
申请日:2023-11-20
申请人: 上海海栎创科技股份有限公司
摘要: 本发明提供一种多相信号扫描检测电路及检测方法。多相信号扫描检测电路包括:信号检测电路,用于执行多个扫描周期,各所述扫描周期均包括依次执行的第一相扫描和第二相扫描;所述第一相扫描包括预充、复位和积分;所述第二相扫描包括复位和积分;差分电路,与所述信号检测电路的输出端相连接,用于将所述第一相扫描的扫描结果与所述第二相扫描的扫描结果进行差分处理。本发明的多相信号扫描检测电路,在几乎不增加硬件电路的条件下,大大降低了非理想因素,从而增加有效信号的动态范围及有效信噪比。
-
公开(公告)号:CN116430938B
公开(公告)日:2023-09-12
申请号:CN202310687400.3
申请日:2023-06-12
申请人: 上海海栎创科技股份有限公司
IPC分类号: G05F1/56
摘要: 本发明揭示了一种软启动控制模块、系统及方法,所述软启动控制模块包括DAC模块、时间窗口模块、第一开关和第二开关;DAC模块与第一开关的一端相连,第二开关的一端接入控制电压信号VCTRL,时间窗口模块用于控制第一开关和第二开关不同时开启,当第一开关或第二开关开启时,第一开关的另一端或第二开关的另一端输出控制电压信号VCTRL。本发明不仅能够实现对软启动速率的控制,还能够精细地控制线性稳压器输出电压的幅度和上升速率。
-
-
-
-
-
-
-
-
-