一种实时时钟电路以及集成电路、电子设备和设计方法

    公开(公告)号:CN117394791A

    公开(公告)日:2024-01-12

    申请号:CN202311338549.7

    申请日:2023-10-17

    IPC分类号: H03B5/04 H03B5/32 G06F1/14

    摘要: 本发明公开了一种实时时钟电路及芯片,采用3个独立LDO,分别为实时时钟电路及芯片的温度传感器、模数转换电路和非易失性存储器供电,以隔离不同电路模块间的噪声干扰。同时采用创新设计的低功耗复制稳压器结合电流源对实时时钟电路的数字逻辑控制模块和振荡器分别供电,以及由数字逻辑控制的间隙启停温度传感器的方式,在实现温度补偿的同时,达到超低功耗、超高频率稳定度。超低功耗500nA平均工作电流,超高的频率稳定度在‑20~50℃范围内达到±2ppm,‑40~85℃范围内达到±2.5ppm。本发明提供的实时时钟电路及芯片,达到了电子系统高标准精确时间基准的要求,可广泛应用于各工业、民用等众多领域。

    一种时钟信号扩频电路
    2.
    发明公开

    公开(公告)号:CN116865678A

    公开(公告)日:2023-10-10

    申请号:CN202310904110.X

    申请日:2023-07-24

    摘要: 本申请涉及相位延迟技术领域的领域,提供时钟信号扩频电路,其包括调制频率控制子电路、调制幅度控制子电路、调制波形生成子电路和相位调制子电路;调制频率控制子电路用于将原始时钟信号进行分频以得到分频时钟信号,调制幅度控制子电路用于根据来自外部电压源的原始电压信号生成第一调制幅度控制电压和第二调制幅度控制电压,调制波形生成子电路用于基于所述分频时钟信号、所述第一调制幅度控制电压和所述第二调制幅度控制电压生成具有目标波形的调制信号,相位调制子电路用于基于所述调制信号对所述原始时钟信号进行相位延迟以生成扩频时钟信号。本发明对时钟信号进行频率和相位的调制以降低时钟信号在电子系统中的干扰。

    一种实时时钟电路
    3.
    发明授权

    公开(公告)号:CN115268572B

    公开(公告)日:2023-06-16

    申请号:CN202210911687.9

    申请日:2022-07-30

    IPC分类号: G06F1/14 H03K21/40

    摘要: 本申请公开了一种实时时钟电路,涉及电子电路的技术领域,其包括用于输出第一时钟信号的振荡电路,还包括二选一开关、分频器一、时钟检测电路和控制单元,所述时钟检测电路与所述振荡电路相连接;所述时钟检测电路用于根据所述第一时钟信号计算输入的第二时钟信号的频率,并判断所述第二时钟信号的频率是否处于预设频率范围内,若是,则输出检测结果至所述控制单元,并将所述第二时钟信号输出至所述分频器一;所述分频器一的输入端与所述时钟检测电路相连接,所述分频器一的输出端与所述二选一开关相连接所述振荡电路的输出端和所述分频器一的输出端均与所述二选一开关相连接;本申请具有提高实时时钟电路的可靠性的效果。

    一种带隙基准结构
    4.
    发明授权

    公开(公告)号:CN115185329B

    公开(公告)日:2023-04-07

    申请号:CN202210912429.2

    申请日:2022-07-30

    IPC分类号: G05F1/56

    摘要: 本申请涉及半导体集成电路技术领域,尤其涉及一种带隙基准结构;包括:运算放大器电路、基准电路、偏置电路以及启动电路,基准电路与运算放大器电路连接,用于产生精准的PTAT电流,并使得放大器电路的输入电压满足运算放大器电路的最低输入电压阈值要求,偏置电路与基准电路连接,用于为基准电路提供偏置电压。本申请有助于减少因输入电压太低而导致运算放大器不能正常工作的风险。

    一种实时时钟电路
    5.
    发明公开

    公开(公告)号:CN115268572A

    公开(公告)日:2022-11-01

    申请号:CN202210911687.9

    申请日:2022-07-30

    IPC分类号: G06F1/14 H03K21/40

    摘要: 本申请公开了一种实时时钟电路,涉及电子电路的技术领域,其包括用于输出第一时钟信号的振荡电路,还包括二选一开关、分频器一、时钟检测电路和控制单元,所述时钟检测电路与所述振荡电路相连接;所述时钟检测电路用于根据所述第一时钟信号计算输入的第二时钟信号的频率,并判断所述第二时钟信号的频率是否处于预设频率范围内,若是,则输出检测结果至所述控制单元,并将所述第二时钟信号输出至所述分频器一;所述分频器一的输入端与所述时钟检测电路相连接,所述分频器一的输出端与所述二选一开关相连接所述振荡电路的输出端和所述分频器一的输出端均与所述二选一开关相连接;本申请具有提高实时时钟电路的可靠性的效果。

    一种实时时钟电路以及集成电路、电子设备和设计方法

    公开(公告)号:CN117394791B

    公开(公告)日:2024-07-19

    申请号:CN202311338549.7

    申请日:2023-10-17

    IPC分类号: H03B5/04 H03B5/32 G06F1/14

    摘要: 本发明公开了一种实时时钟电路及芯片,采用3个独立LDO,分别为实时时钟电路及芯片的温度传感器、模数转换电路和非易失性存储器供电,以隔离不同电路模块间的噪声干扰。同时采用创新设计的低功耗复制稳压器结合电流源对实时时钟电路的数字逻辑控制模块和振荡器分别供电,以及由数字逻辑控制的间隙启停温度传感器的方式,在实现温度补偿的同时,达到超低功耗、超高频率稳定度。超低功耗500nA平均工作电流,超高的频率稳定度在‑20~50℃范围内达到±2ppm,‑40~85℃范围内达到±2.5ppm。本发明提供的实时时钟电路及芯片,达到了电子系统高标准精确时间基准的要求,可广泛应用于各工业、民用等众多领域。

    一种温度频偏补偿方法和系统

    公开(公告)号:CN117118431B

    公开(公告)日:2024-03-29

    申请号:CN202311143984.4

    申请日:2023-09-06

    摘要: 本申请涉及时钟补偿的领域,提供一种温度频偏补偿方法和系统,方法包括:基于样本数据生成温度补偿数据库,所述温度补偿数据库包括多个基准特征数据以及与所述多个基准特征数据一一对应的温度频偏补偿数据集;检测目标时钟电路的实际特征数据,并查询所述温度补偿数据库以确定与所述实际特征数据相匹配的目标基准特征数据,以及目标基准特征数据对应的目标温度频偏补偿数据集;根据所述目标温度频偏补偿数据集以及所述时钟电路的实际工作温度对所述时钟电路进行温度频偏补偿。本申请保证温度补偿数据库的丰富即可实现测量少量的温度点频偏数据情况下提高晶振补偿的精度。

    一种时钟信号扩频电路

    公开(公告)号:CN116865678B

    公开(公告)日:2024-03-12

    申请号:CN202310904110.X

    申请日:2023-07-24

    摘要: 本申请涉及相位延迟技术领域的领域,提供时钟信号扩频电路,其包括调制频率控制子电路、调制幅度控制子电路、调制波形生成子电路和相位调制子电路;调制频率控制子电路用于将原始时钟信号进行分频以得到分频时钟信号,调制幅度控制子电路用于根据来自外部电压源的原始电压信号生成第一调制幅度控制电压和第二调制幅度控制电压,调制波形生成子电路用于基于所述分频时钟信号、所述第一调制幅度控制电压和所述第二调制幅度控制电压生成具有目标波形的调制信号,相位调制子电路用于基于所述调制信号对所述原始时钟信号进行相位延迟以生成扩频时钟信号。本发明对时钟信号进行频率和相位的调制以降低时钟信号在电子系统中的干扰。

    一种温度频偏补偿方法和系统

    公开(公告)号:CN117118431A

    公开(公告)日:2023-11-24

    申请号:CN202311143984.4

    申请日:2023-09-06

    摘要: 本申请涉及时钟补偿的领域,提供一种温度频偏补偿方法和系统,方法包括:基于样本数据生成温度补偿数据库,所述温度补偿数据库包括多个基准特征数据以及与所述多个基准特征数据一一对应的温度频偏补偿数据集;检测目标时钟电路的实际特征数据,并查询所述温度补偿数据库以确定与所述实际特征数据相匹配的目标基准特征数据,以及目标基准特征数据对应的目标温度频偏补偿数据集;根据所述目标温度频偏补偿数据集以及所述时钟电路的实际工作温度对所述时钟电路进行温度频偏补偿。本申请保证温度补偿数据库的丰富即可实现测量少量的温度点频偏数据情况下提高晶振补偿的精度。