-
公开(公告)号:CN113542205A
公开(公告)日:2021-10-22
申请号:CN202010323667.0
申请日:2020-04-22
Applicant: 中兴通讯股份有限公司
IPC: H04L29/06
Abstract: 本公开提供了一种注册关联业务的控制方法,包括:根据本地存储的多个终端与至少一个呼叫会话控制功能S‑CSCF网元之间的归属对应关系确定发送注册关联业务请求的终端所归属的目标S‑CSCF网元;将所述注册关联业务请求发送到所述目标S‑CSCF网元,以使所述目标S‑CSCF网元根据所述注册关联业务请求,更新发送所述注册关联业务请求的终端在所述目标S‑CSCF网元中的注册状态。本公开还提供了一种注册关联业务的处理方法、一种会话边缘控制器网元、一种呼叫会话控制功能网元、一种计算机可读介质。
-
公开(公告)号:CN112311677A
公开(公告)日:2021-02-02
申请号:CN201910691349.7
申请日:2019-07-29
Applicant: 中兴通讯股份有限公司
IPC: H04L12/725 , H04W40/02
Abstract: 一种融合通信中实现信令路由的方法,包括:SBC或RCS AS从业务信息与快速路由信息之间的快速路由关系中,查找接收到的业务请求或业务响应对应的快速路由信息;根据查找到的快速路由信息,转发业务请求或业务响应。本申请可以减少融合通信中信令路由和系统开销。
-
公开(公告)号:CN100487711C
公开(公告)日:2009-05-13
申请号:CN200710163909.9
申请日:2007-10-10
Applicant: 中兴通讯股份有限公司
Inventor: 周小军
IPC: G06F17/50
Abstract: 本发明提供一种高速互连系统中进行眼图仿真的方法,包括下列步骤:步骤A:截取系统互连通道中预定脉冲响应时间的脉冲响应,根据码元周期计算得到与所述预定脉冲响应时间相应的码元长度N1,并统计应用当前传输规范进行数据传输的通道激励码流中最长的不变码长N2;步骤B:将步骤A中得到的N1、N2进行比较,得到较小值N=min(N1,N2),并将较小值N作为眼图轮廓线的激励码序列中连续不变码的长度,构造激励码序列;步骤C:将构造的激励码序列作为激励信号,对互连通道进行时域仿真。本发明能够提高眼图仿真速度,进而提高设计验证的速度,快速对互连系统性能做出预评估。
-
公开(公告)号:CN101145170A
公开(公告)日:2008-03-19
申请号:CN200710163909.9
申请日:2007-10-10
Applicant: 中兴通讯股份有限公司
Inventor: 周小军
IPC: G06F17/50
Abstract: 本发明提供一种高速互连系统中进行眼图仿真的方法,包括下列步骤:步骤A:截取系统互连通道中预定脉冲响应时间的脉冲响应,根据码元周期计算得到与所述预定脉冲响应时间相应的码元长度N1,并统计应用当前传输规范进行数据传输的通道激励码流中最长的不变码长N2;步骤B:将步骤A中得到的N1、N2进行比较,得到较小值N=min(N1,N2),并将较小值N作为眼图轮廓线的激励码序列中连续不变码的长度,构造激励码序列;步骤C:将构造的激励码序列作为激励信号,对互连通道进行时域仿真。本发明能够提高眼图仿真速度,进而提高设计验证的速度,快速对互连系统性能做出预评估。
-
公开(公告)号:CN112311677B
公开(公告)日:2023-04-14
申请号:CN201910691349.7
申请日:2019-07-29
Applicant: 中兴通讯股份有限公司
Abstract: 一种融合通信中实现信令路由的方法,包括:SBC或RCS AS从业务信息与快速路由信息之间的快速路由关系中,查找接收到的业务请求或业务响应对应的快速路由信息;根据查找到的快速路由信息,转发业务请求或业务响应。本申请可以减少融合通信中信令路由和系统开销。
-
公开(公告)号:CN101299223B
公开(公告)日:2010-06-16
申请号:CN200810111468.2
申请日:2008-06-19
Applicant: 中兴通讯股份有限公司
Inventor: 周小军
IPC: G06F17/50
Abstract: 一种高速串行通道接收器均衡的仿真方法,包括:构建所述高速串行通道的全链路仿真文件;针对全链路仿真文件进行全链路时域眼图仿真,获取全链路通道响应;根据该全链路通道响应提取接收器的激励信号;由接收器电路模型根据该激励信号构建出不同接收均衡设置下的各个均衡仿真文件,针对各个均衡仿真文件而分别进行接收器均衡时域眼图仿真,从而获取接收器最佳均衡信号输出。在判断需要修改驱动器电路模型的预加重设置并进行相应地修改后,重复执行上述各步骤。本发明缩短了接收器均衡仿真的时间,减少了仿真内存占用,故能提升高速串行通道仿真效率。
-
公开(公告)号:CN101299223A
公开(公告)日:2008-11-05
申请号:CN200810111468.2
申请日:2008-06-19
Applicant: 中兴通讯股份有限公司
Inventor: 周小军
IPC: G06F17/50
Abstract: 一种高速串行通道接收器均衡的仿真方法,包括:构建所述高速串行通道的全链路仿真文件;针对全链路仿真文件进行全链路时域眼图仿真,获取全链路通道响应;根据该全链路通道响应提取接收器的激励信号;由接收器电路模型根据该激励信号构建出不同接收均衡设置下的各个均衡仿真文件,针对各个均衡仿真文件而分别进行接收器均衡时域眼图仿真,从而获取接收器最佳均衡信号输出。在判断需要修改驱动器电路模型的预加重设置并进行相应地修改后,重复执行上述各步骤。本发明缩短了接收器均衡仿真的时间,减少了仿真内存占用,故能提升高速串行通道仿真效率。
-
-
-
-
-
-