-
公开(公告)号:CN108647289B
公开(公告)日:2022-01-21
申请号:CN201810422766.7
申请日:2018-05-05
IPC分类号: G06F16/22
摘要: 本发明涉及基于布谷哈希和布隆过滤器的Hash建表方法。本发明将存储空间划分为m个组,每组包含一个存储表和n个过滤表,每个过滤表对应一个Hash函数,共有m*n个不同的Hash函数;另外选取m*n个不同的Hash函数备用;定义一个max_insert值,如果对某次输入数据的操作次数超过所述max_insert值,则表示填表失败。本发明提供的建表方法,有效地提高了空间利用率,利于在有限的硬件存储空间上进行设计开发。且不限制m的取值,m可以取任意设计者认为合适的值,相对于很多传统Hash建表方法来说,具有更高的灵活性。同时,本发明消除了对Hash函数选取的限制,更加易用。
-
公开(公告)号:CN109146065A
公开(公告)日:2019-01-04
申请号:CN201811160079.9
申请日:2018-09-30
IPC分类号: G06N3/04
CPC分类号: G06N3/0454
摘要: 本发明属于卷积神经网络运算技术领域,特别涉及一种二维数据的卷积运算方法及装置,通过起始地址、目的地址、子二维数据块的长度、子二维数据块的宽度以及子二维数据块与原二维数据块的行偏差地址,可以完成任意长度二维数据块的子二维数据块的访问,将子二维数据块与对应的子卷积核进行卷积运算得到子二维数据块的卷积运算结果,并将所有子二维数据块的卷积运算结果累加,得到原二维数据块的卷积运算结果,使基于移位寄存器链的卷积运算加速器实现任意长宽卷积核的卷积运算,运算灵活性高,程序映射简单。
-
公开(公告)号:CN109146065B
公开(公告)日:2021-06-08
申请号:CN201811160079.9
申请日:2018-09-30
IPC分类号: G06N3/04
摘要: 本发明属于卷积神经网络运算技术领域,特别涉及一种二维数据的卷积运算方法及装置,通过起始地址、目的地址、子二维数据块的长度、子二维数据块的宽度以及子二维数据块与原二维数据块的行偏差地址,可以完成任意长度二维数据块的子二维数据块的访问,将子二维数据块与对应的子卷积核进行卷积运算得到子二维数据块的卷积运算结果,并将所有子二维数据块的卷积运算结果累加,得到原二维数据块的卷积运算结果,使基于移位寄存器链的卷积运算加速器实现任意长宽卷积核的卷积运算,运算灵活性高,程序映射简单。
-
公开(公告)号:CN108647289A
公开(公告)日:2018-10-12
申请号:CN201810422766.7
申请日:2018-05-05
IPC分类号: G06F17/30
摘要: 本发明涉及基于布谷哈希和布隆过滤器的Hash建表方法。本发明将存储空间划分为m个组,每组包含一个存储表和n个过滤表,每个过滤表对应一个Hash函数,共有m*n个不同的Hash函数;另外选取m*n个不同的Hash函数备用;定义一个max_insert值,如果对某次输入数据的操作次数超过所述max_insert值,则表示填表失败。本发明提供的建表方法,有效地提高了空间利用率,利于在有限的硬件存储空间上进行设计开发。且不限制m的取值,m可以取任意设计者认为合适的值,相对于很多传统Hash建表方法来说,具有更高的灵活性。同时,本发明消除了对Hash函数选取的限制,更加易用。
-
公开(公告)号:CN108647007B
公开(公告)日:2020-10-16
申请号:CN201810400084.6
申请日:2018-04-28
申请人: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
IPC分类号: G06F7/57
摘要: 本发明提供了一种运算系统及芯片,该系统包括读写控制模块、算式规则控制器、排序器、算式生成器和调度算粒模块:算式规则控制器从预先加载的配置信息中获取运算数据的存储地址和运算符号;算式生成器根据存储地址,从读写控制模块中读取运算数据;调度算粒模块调取运算符号对应的运算器,对运算数据进行运算,将运算结果保存至读写控制模块;排序器对运算结果的存储地址进行排序和计数,得到计数结果;算式规则控制器根据计数结果确定下一个运算数据的存储地址。本发明通过配置信息可以在系统架构不变的情况下实时重构算法功能,提高了运算系统的灵活性和资源复用率;通过算粒调度的方式实现运算指令的并行执行,提高了系统的计算能力。
-
公开(公告)号:CN108595369A
公开(公告)日:2018-09-28
申请号:CN201810399675.6
申请日:2018-04-28
申请人: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
发明人: 王元磊 , 刘勤让 , 宋克 , 沈剑良 , 吕平 , 杨镇西 , 陶常勇 , 王封 , 朱珂 , 汪欣 , 李沛杰 , 黄雅静 , 刘长江 , 杨堃 , 付豪 , 张楠 , 陈艇 , 何丽丽
摘要: 本发明提供了一种算式并行计算装置及方法,所述装置中的主处理器通过多条AXI总线与协处理器连接;主处理器用于确定待处理算式中的运算数据及算式附加信息,运算数据包括:相乘子算式、待与乘积结果进行求和运算的第三数据和待与求和结果进行乘法运算的尾数数据,相乘子算式包括第一数据和第二数据,将运算数据及算式附加信息通过多条AXI总线并行发送给协处理器;协处理器用于对从多条AXI总线接收的第一数据和第二数据分别同时进行乘法运算,基于算式附加信息对同一个待处理算式所对应的乘积结果、第三数据和尾数数据进行计算,得到计算结果,达到实现多路运算数据的并行处理,实现多任务分时并行处理,提高并行计算的效率的技术效果。
-
公开(公告)号:CN108123879A
公开(公告)日:2018-06-05
申请号:CN201810020892.X
申请日:2018-01-09
申请人: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
IPC分类号: H04L12/741 , H04L12/781
CPC分类号: H04L45/745 , H04L45/52
摘要: 本发明提供了一种路由查表方法和系统,其中,所述方法包括:当接收到选择信息时,确定与所述选择信息选择的路由协议对应的路由模式;当接收到数据包时,对所述数据包进行包解析,得到所述数据包的路由信息;根据所述路由信息按照所述路由模式查询至少一个路由表,得到路由条目;按照所述路由条目处理所述数据包。本发明实施例能够根据路由模式的选择信息选择基于RapidIO2.2协议或基于FC协议的路由查表方案,可以兼容两种接口协议的查表方案,扩展了RapidIO与FC的复合应用场景,便于在同一场景中选择不同路由方式,提高路由效率。
-
公开(公告)号:CN109285580B
公开(公告)日:2021-04-13
申请号:CN201811040950.1
申请日:2018-09-06
申请人: 天津市滨海新区信息技术创新中心 , 国家数字交换系统工程技术研究中心
IPC分类号: G11C11/413 , G11C7/10
摘要: 本发明提供了一种数据预处理装置、方法及异步双端随机存取存储器系统;其中,该装置包括依次连接的第一读写控制电路、第一数据缓存电路、第二数据缓存电路及第二读写控制电路;第一数据缓存电路用于接收并缓存第一写入请求;第一读写控制电路用于根据第一数据地址,将第一写入数据存储至异步双端随机存取存储器中;第二数据缓存电路用于接收并缓存第一写入请求;第二读写控制电路用于接收第一读出请求,并根据第二数据缓存电路中缓存的预设数量的写入请求及异步双端随机存取存储器的内部数据,输出第一读出请求对应的数据。本发明提高了异步双端随机存取存储器的工作效率。
-
公开(公告)号:CN109218301B
公开(公告)日:2021-01-15
申请号:CN201811032492.7
申请日:2018-09-05
申请人: 天津市滨海新区信息技术创新中心 , 国家数字交换系统工程技术研究中心
IPC分类号: H04L29/06
摘要: 本发明提供了一种多协议间软件定义的帧头映射方法与装置,属于数据通信技术领域。本发明实施例提供的多协议间软件定义的帧头映射方法与装置,将原协议的数据帧拆分为帧头字段和数据字段;根据目标协议制定转换规则,将帧头字段转换为关键字;根据预存的关键字与关键字值的对应关系,找到关键字相对应的关键字值;根据目标协议制定转换规则,将关键字值转换为目标协议的帧头字段;将目标协议的帧头字段与数据字段组合为目标协议的数据帧,根据目标协议的不同,重新定义转换规则和表项内容,实现支持多种协议的转换,使协议转换也不再与具体协议绑定,具有很强的灵活性。
-
公开(公告)号:CN108183762B
公开(公告)日:2019-07-26
申请号:CN201711456444.6
申请日:2017-12-28
申请人: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
IPC分类号: H04J3/06
摘要: 本发明提供了一种RapidIO网络系统和RapidIO网络系统的时间同步方法;其中,该系统包括交换设备和端点设备,端点设备中的至少一个端点设备连接有授时服务器;与授时服务器连接的端点设备在授时服务器的触发下发送多播事件控制符,并向授时服务器获取当前的时间信息,以广播方式发送时间信息;其它端点设备根据接收到多播事件控制符的第一时间、接收到时间信息的第二时间和时间信息调整本地时钟,以使本地时钟与授时服务器同步。本发明通过在系统中的一个端点设备上连接授时服务器,并通过多播事件控制符和该授时服务器提供的时间信息使网络内各端点设备时间同步,该方式不必改变RapidIO底层网络结构,实现简单且性能可靠。
-
-
-
-
-
-
-
-
-