一种含多VSC的多速率电磁暂态分网方法

    公开(公告)号:CN106886617B

    公开(公告)日:2020-11-10

    申请号:CN201510931596.1

    申请日:2015-12-15

    Abstract: 本发明涉及一种含多VSC的多速率电磁暂态分网方法,包括:将网络1划分为子网I和子网II,并通过断面AA相连;设断面AA中有n个节点,m条支路,节点分别为节点a1…an,两两节点之间在断面上无连接;一个支路含有n个节点,建立m个接口系统;建立子网I和子网II包含接口断面的接口系统状态式;对子网I和子网II采用预置的仿真步长离散化;两个耦合系统的动态式转换为两个耦合的离散系统的状态转移式,离散状态转移式明确表示状态变量变化,当k步的Xs和Xf信息确定以后,不用求解整个系统的式,通过递推表达式就能方便地算出k+1时步的信息,进行不同步长子网之间的接口并行计算。

    一种FPGA子网与电磁暂态仿真子网的接口方法

    公开(公告)号:CN105574256A

    公开(公告)日:2016-05-11

    申请号:CN201510931514.3

    申请日:2015-12-15

    Inventor: 郑伟杰

    Abstract: 本发明涉及一种FPGA子网与电磁暂态仿真子网的接口方法,包括:将FPGA子网和电磁暂态仿真子网各自等效为接口等值电路,在FPGA子网仿真时刻,把电磁暂态仿真子网使用接口等值电路代替,通过电磁暂态的方法求解含有等值电路的FPGA子网,得到FPGA子网内部的电压和电流;在电磁暂态仿真子网的仿真时刻,把FPGA子网使用接口等值电路代替,通过电磁暂态的方法求解含有等值电路的电磁暂态仿真子网,得到电磁暂态仿真子网内部的电压和电流;使用本发明的方法能够联接FPGA系统与电磁暂态仿真系统进行不同精度要求的混合实时仿真计算,能充分利用状态变量在扰动中不突变,避免直接插值突变的电气量,损失了内插值的精度,提高FPGA与电磁暂态仿真联合仿真系统的整体精度。

    一种FPGA子网与电磁暂态仿真子网的接口方法

    公开(公告)号:CN105574256B

    公开(公告)日:2020-03-27

    申请号:CN201510931514.3

    申请日:2015-12-15

    Inventor: 郑伟杰

    Abstract: 本发明涉及一种FPGA子网与电磁暂态仿真子网的接口方法,包括:将FPGA子网和电磁暂态仿真子网各自等效为接口等值电路,在FPGA子网仿真时刻,把电磁暂态仿真子网使用接口等值电路代替,通过电磁暂态的方法求解含有等值电路的FPGA子网,得到FPGA子网内部的电压和电流;在电磁暂态仿真子网的仿真时刻,把FPGA子网使用接口等值电路代替,通过电磁暂态的方法求解含有等值电路的电磁暂态仿真子网,得到电磁暂态仿真子网内部的电压和电流;使用本发明的方法能够联接FPGA系统与电磁暂态仿真系统进行不同精度要求的混合实时仿真计算,能充分利用状态变量在扰动中不突变,避免直接插值突变的电气量,损失了内插值的精度,提高FPGA与电磁暂态仿真联合仿真系统的整体精度。

Patent Agency Ranking