-
公开(公告)号:CN115599424A
公开(公告)日:2023-01-13
申请号:CN202211283463.4
申请日:2022-10-20
IPC分类号: G06F8/654 , H04L61/5038 , H04L67/01 , H04L67/141 , H04L69/16 , H04L69/163
摘要: 本发明公开了一种采用CPU远程更新FPGA固件的方法,其特征在于,包括如下步骤:1)定位;2)将固件拆分再传输;3)处理FPGA和CPU同时读写FLASH冲突。这种方法能够充分利用现有的硬件连接方式,操作方式简单、具有可移植性。
-
公开(公告)号:CN117692414A
公开(公告)日:2024-03-12
申请号:CN202311693020.7
申请日:2023-12-11
申请人: 中国电子科技集团公司第三十四研究所
IPC分类号: H04L49/60 , H04L49/351 , H04L49/354 , H04L49/111 , H04J3/16
摘要: 本发明涉及光通信技术领域,具体涉及一种基于SDH设备DCN软交换装置及方法,处理模块根据目的业务板的槽号与地址执行VLAN ID封装,将数据包转发至第一通信模块;第一通信模块对数据包进行解析并重组数据包,根据VLAN ID对应的端口信息将数据包转发至指定的端口;第二通信模块将数据包中VLAN ID去除,重组数据包并将数据包转发至控制模块,本发明通过将以太网协议和SDH进行转换,减小了对交换芯片的依赖和板卡的使用面积,同时实现了SDH设备板卡间高速、可靠的数据传输,提高了通信设备的性能和效率,从而解决了现有的软交换方式导致板卡面积的使用效率降低的问题。
-
公开(公告)号:CN113014260A
公开(公告)日:2021-06-22
申请号:CN202110260326.8
申请日:2021-03-10
申请人: 中国电子科技集团公司第三十四研究所
IPC分类号: H03M1/12
摘要: 本发明公开了一种基于可编程功能的射频信号幅值的自动化检测方法,通过信号测量获得一份信号幅值和AD采样值的对应关系表;然后在射频模块内部的MCU程序中嵌入用于与计算机通信的读写命令,在计算机输入写命令时,将数据写入MCU内部的非易失性存储器中;输入读命令时,将MCU内部的非易失性存储器中的数据上报给计算机,将AD采样值转化为16进制后,通过在计算机输入命令,将信号幅值和AD采样值的对应关系表写入MCU内部的非易失性存储器中,完成数据固化;最后MCU周期性读取输入射频模块的任意信号的AD采样值的同时,将内部非易失性存储器中的信号幅值和AD采样值的对应关系表读取出来,使用折半查找法找出输入信号的AD采样值在关系表中所对应的信号幅值。
-
公开(公告)号:CN107066276A
公开(公告)日:2017-08-18
申请号:CN201710249177.9
申请日:2017-04-17
申请人: 中国电子科技集团公司第三十四研究所 , 桂林大为通信技术有限公司 , 桂林信通科技有限公司
CPC分类号: H04L67/025 , G06F8/65 , G06F8/71 , H04L67/30
摘要: 本发明为一种通信设备内的FPGA器件远程配置更新的方法,通信设备CPU的通用管脚模拟JTAG时序,与待编程的n个FPGA器件以菊花链的形式连接。FPGA器件为FPGA芯片、PROM,或CPLD。通信设备与PC机联网,相应的FPGA器件的配置更新文件传送给通信设备内的嵌入式web服务器,通信设备的嵌入式操作系统从嵌入式web服务器接收FPGA的xsvf配置文件,并解析为JTAG指令,最终通过控制通用管脚GPIO模拟出的JTAG总线上的电平高低和时序实现所连接的相关FPGA器件的配置更新。本发明无需打开通信设备的机箱即可实现通信设备内FPGA器件的远程配置更新,极大地方便通信设备的维护和更新,显著节约人力和物力成本。
-
公开(公告)号:CN116707528A
公开(公告)日:2023-09-05
申请号:CN202310901723.8
申请日:2021-03-10
申请人: 中国电子科技集团公司第三十四研究所
IPC分类号: H03M1/12
摘要: 本发明提供了一种基于可编程功能的射频信号幅值的自动化检测方法,通过信号测量获得一份信号幅值和AD采样值的对应关系表;然后在射频模块内部的MCU程序中嵌入用于与计算机通信的读写命令,在计算机输入写命令时,将数据写入MCU内部的非易失性存储器中;输入读命令时,将MCU内部的非易失性存储器中的数据上报给计算机,将AD采样值转化为16进制后,通过在计算机输入命令,将信号幅值和AD采样值的对应关系表写入MCU内部的非易失性存储器中,完成数据固化;最后MCU周期性读取输入射频模块的任意信号的AD采样值的同时,将内部非易失性存储器中的信号幅值和AD采样值的对应关系表读取出来,使用折半查找法找出输入信号的AD采样值在关系表中所对应的信号幅值。
-
公开(公告)号:CN114157384B
公开(公告)日:2023-05-23
申请号:CN202111608028.X
申请日:2021-12-27
申请人: 中国电子科技集团公司第三十四研究所
摘要: 本发明公开了一种RSTP协议应用中基于SDH光信号的链路判断方法。本发明利用SDH光信号中的DCC网管通道传输容量适宜,传输稳定以及IEEE802.3以太网链路层协议构造简洁,便于实现的特点,增加独立于RSTP协议之外的私有光链路判断协议,解决了RSTP协议在交换芯片通过FPGA接入SDH光信号时交换芯片无法获取光口链路状态的缺点。具体处理步骤包括光口链路状态初始化,光口链路定时器初始化,光口链路状态发包处理,光口链路收包处理,光口链路定时器处理动作。本发明对硬件连接方式无局限性、软件代码占用资源少且可移植,故可以很方便地嵌入到SDH类型设备的二层组网RSTP协议应用处理环节中。
-
公开(公告)号:CN106533811B
公开(公告)日:2023-05-12
申请号:CN201611253486.5
申请日:2016-12-30
申请人: 中国电子科技集团公司第三十四研究所 , 桂林大为通信技术有限公司 , 桂林信通科技有限公司
IPC分类号: H04L41/0663 , H04L41/0668 , H04L45/247 , H04J3/16
摘要: 本发明为一种基于SDH的冗余通信系统及其冗余保护方法,本系统前后端的SDH系统各有主备2台SDH,本端主备SDH,异端的2主SDH、2备SDH光纤连接,构成SDH冗余通信网络。前端SDH内还有MAC地址学习模块。前后端控制系统的计算机、视频话音传输设备分别通过以太网或E1与本端SDH连接。本冗余保护方法为选用SDH冗余通信网络中优先级最高传输路径,SDH主设备和主链路的优先级为高。SDH检测各接口状态,并发送到各台SDH,发生故障时选取可用路径中优先级最高的路径,四台SDH同时切换,数据传输的恢复在800ms内。本发明快速检测接口状态、MAC快速学习IP地址,实现业务传输快速冗余保护和恢复。
-
公开(公告)号:CN114157384A
公开(公告)日:2022-03-08
申请号:CN202111608028.X
申请日:2021-12-27
申请人: 中国电子科技集团公司第三十四研究所
摘要: 本发明公开了一种RSTP协议应用中基于SDH光信号的链路判断方法。本发明利用SDH光信号中的DCC网管通道传输容量适宜,传输稳定以及IEEE802.3以太网链路层协议构造简洁,便于实现的特点,增加独立于RSTP协议之外的私有光链路判断协议,解决了RSTP协议在交换芯片通过FPGA接入SDH光信号时交换芯片无法获取光口链路状态的缺点。具体处理步骤包括光口链路状态初始化,光口链路定时器初始化,光口链路状态发包处理,光口链路收包处理,光口链路定时器处理动作。本发明对硬件连接方式无局限性、软件代码占用资源少且可移植,故可以很方便地嵌入到SDH类型设备的二层组网RSTP协议应用处理环节中。
-
公开(公告)号:CN106533811A
公开(公告)日:2017-03-22
申请号:CN201611253486.5
申请日:2016-12-30
申请人: 中国电子科技集团公司第三十四研究所 , 桂林大为通信技术有限公司 , 桂林信通科技有限公司
IPC分类号: H04L12/24 , H04L12/707 , H04J3/16
CPC分类号: H04L41/0663 , H04J3/1611 , H04L41/0668 , H04L45/22
摘要: 本发明为一种基于SDH的冗余通信系统及其冗余保护方法,本系统前后端的SDH系统各有主备2台SDH,本端主备SDH,异端的2主SDH、2备SDH光纤连接,构成SDH冗余通信网络。前端SDH内还有MAC地址学习模块。前后端控制系统的计算机、视频话音传输设备分别通过以太网或E1与本端SDH连接。本冗余保护方法为选用SDH冗余通信网络中优先级最高传输路径,SDH主设备和主链路的优先级为高。SDH检测各接口状态,并发送到各台SDH,发生故障时选取可用路径中优先级最高的路径,四台SDH同时切换,数据传输的恢复在800ms内。本发明快速检测接口状态、MAC快速学习IP地址,实现业务传输快速冗余保护和恢复。
-
公开(公告)号:CN207008595U
公开(公告)日:2018-02-13
申请号:CN201720401627.7
申请日:2017-04-17
申请人: 中国电子科技集团公司第三十四研究所 , 桂林大为通信技术有限公司 , 桂林信通科技有限公司
摘要: 本实用新型为一种用于FPGA器件远程更新配置的装置,中心处理器连接内存芯片和闪存、远程启动服务下载口,物理层芯片和JTAG接口,物理层芯片通过信号线连接网络接口。电源模块为各部件提供所需电压,中心处理器安装有嵌入式操作系统,嵌入式操作系统内安装有嵌入式web服务器。本装置的以太网接口连接到PC机。本装置的JTAG接口经JTAG信号线连接待更新配置的FPGA器件。即可在PC机上下载的相关FPGA器件的更新文件,解析成指令,控制JTAG各接口的电平和时序,实现对本装置连接的相关FPGA器件的更新。本装置无需安装特殊软件,也无需开启远程协助权限,借助PC机方便快捷实现FPGA器件的远程更新,界面友好,方便使用。(ESM)同样的发明创造已同日申请发明专利
-
-
-
-
-
-
-
-
-