-
公开(公告)号:CN116566932A
公开(公告)日:2023-08-08
申请号:CN202310732957.4
申请日:2023-06-20
Applicant: 中国电子科技集团公司第五十四研究所
IPC: H04L49/90 , H04L49/25 , H04L49/00 , H04L49/111
Abstract: 本发明公开了一种支持缓存时延设定的包转发方法及控制装置,属于网络数据交换技术领域。本方法包括:配置允许通过数据交换系统的数据包的最大长度和每个端口允许进入缓存的数据长度;接收端口待发送数据;根据配置的参数及端口速率决定数据包的转发方式;根据确定的转发方式和目标端口对数据包进行转发。其中,转发方式包括存储转发、直通转发和存储‑直通转发。该方法能够根据用户设定决定交换系统端口的数据缓存长度,实现缓存时延的设定,从而更加灵活地满足现有数据交换中对时延、抖动和不同速率端口交换的需求,可用于各类网络交换装置和系统。
-
公开(公告)号:CN117596309A
公开(公告)日:2024-02-23
申请号:CN202311586422.7
申请日:2023-11-24
Applicant: 中国电子科技集团公司第五十四研究所
Abstract: 本发明提供一种多种高速接口协议报文转换系统,属于计算机通信领域。其包括PCIE处理模块、SRIO处理模块、XAUI处理模块、路由地址模块、动态空间控制模块和存储器;PCIE处理模块、SRIO处理模块和XAUI处理模块接收报文获得事务信息报头和有效负载,传输有效负载至易失性存储器,传输完毕时发送传输完毕信号至动态空间控制模块;路由地址模块基于事务信息报头的信息发送生成报文所需的信息;PCIE处理模块、SRIO处理模块和XAUI处理模块基于生成报文所需的信息和有效负载生成和发送报文;动态空间控制模块接收事务信息报头中的信息和传输完毕信号更新PCIE处理模块、SRIO处理模块和XAUI处理模块的起始地址和结束地址。本发明可实现PCIE报文、SRIO报文和XAUI报文间高效的转换和传输。
-
公开(公告)号:CN115658576A
公开(公告)日:2023-01-31
申请号:CN202211179969.0
申请日:2022-09-27
Applicant: 中国电子科技集团公司第五十四研究所 , 西安电子科技大学
Abstract: 本发明公开了一种PCIe和RapidIO复合任务包传递系统及方法,属于计算机通信技术领域。该系统包括PCIe收发端、AXI4‑Stream复合任务数据包传递通路、AXI4‑Lite维护事务传递通路、RapidIO收发端;PCIe收发端包括复合任务数据包构建模块、PCIe根联合体驱动模块、PCIe物理链路和PCIe端点电路模块。本发明采用单次发送、多次执行的复合任务数据包传递方式,并采取适当的数据包配置及编解码方式,能够在保证通道灵活可配置的情况下进一步提升多数据包的转换性能。
-
-