基于VPX总线、可重构信号处理模块

    公开(公告)号:CN101794268A

    公开(公告)日:2010-08-04

    申请号:CN201010125576.2

    申请日:2010-03-16

    IPC分类号: G06F13/40

    摘要: 本发明涉及一种基于VPX总线、可重构信号处理模块包括高速板卡、前面板、散热盖板、模块插拔器、定位销、锁紧机构部件;高速板卡包括一块VPX 6U标准板型的高速印制板以及供电电路、MPC7448处理器芯片、MV64460桥接芯片、FPGA芯片、DDR SDRAM和FLASH、高速高密电连接器、光电转换器件、千兆以太网接口;高速板卡有四个处理节点,每个处理节点包括一片MPC7448处理器芯片、一片MV64460桥接芯片,DDR SDRAM;MV64460桥接芯片分别通过CPU接口、DDR SDRAM接口、Device接口与MPC7448处理器芯片、存储器DDR SDRAMFPGA相连。

    并行总线到RapidIO高速串行总线的转换装置

    公开(公告)号:CN101650701A

    公开(公告)日:2010-02-17

    申请号:CN200910035133.1

    申请日:2009-09-11

    发明人: 张保宁 蒋志焱

    IPC分类号: G06F13/40

    摘要: 本发明为并行总线到RapidIO高速串行总线的转换装置,PowerPC系列处理器芯片7448处理节点的并行总线接口分别与RapidIO总线触发控制模块、存储器读写控制电路模块相连接,第一、二、三静态随机存取存储器分别与存储器读写控制电路模块相连,InitiatorRequeest模块、Iresp_handler模块、Target模块分别与第一、二、三静态随机存取存储器连接,支持RapidIO高速串行总线IP CORE的逻辑层提供用户逻辑层接口,该接口的信号分别与Initiator Requeest模块iresp_handler模块、Target模块相连接。

    并行总线到RapidIO高速串行总线的转换装置

    公开(公告)号:CN101650701B

    公开(公告)日:2011-01-12

    申请号:CN200910035133.1

    申请日:2009-09-11

    发明人: 张保宁 蒋志焱

    IPC分类号: G06F13/40

    摘要: 本发明为并行总线到RapidIO高速串行总线的转换装置,PowerPC系列处理器芯片7448处理节点的并行总线接口分别与RapidIO总线触发控制模块、存储器读写控制电路模块相连接,第一、二、三静态随机存取存储器分别与存储器读写控制电路模块相连,Initiator Requeest模块、Iresp_handler模块、Target模块分别与第一、二、三静态随机存取存储器连接,支持RapidIO高速串行总线IP CORE的逻辑层提供用户逻辑层接口,该信号接口的分别与Initiator Requeest模块iresp_handler模块、Target模块相连接。

    一种基于桥片的存储共享型多片处理器系统及其启动方法

    公开(公告)号:CN112328315B

    公开(公告)日:2021-08-31

    申请号:CN202110001064.3

    申请日:2021-01-04

    IPC分类号: G06F9/4401 G06F15/173

    摘要: 本发明提供一种基于桥片的存储共享型多片处理器系统及其启动方法。该存储共享型多片处理器系统包括:m个处理器,1块存储介质和1个桥片,m为大于1的正整数;其中,m个处理器中的1个处理器通过存储接口与存储介质连接,该处理器为主启动处理器;其余m‑1个处理器为从启动处理器;m个处理器分别通过各自的数据通信接口与桥片连接;在启动时,主启动处理器通过存储接口启动,从启动处理器通过数据通信接口启动。该系统仅需要为主启动处理器配置存储介质,减少存储介质使用量、节约板面积。此外,该系统通过复用处理器的数据通道,无需为从启动处理器增加独立的启动文件传输通道,降低硬件成本与设计难度。

    一种基于桥片的存储共享型多片处理器系统及其启动方法

    公开(公告)号:CN112328315A

    公开(公告)日:2021-02-05

    申请号:CN202110001064.3

    申请日:2021-01-04

    IPC分类号: G06F9/4401 G06F15/173

    摘要: 本发明提供一种基于桥片的存储共享型多片处理器系统及其启动方法。该存储共享型多片处理器系统包括:m个处理器,1块存储介质和1个桥片,m为大于1的正整数;其中,m个处理器中的1个处理器通过存储接口与存储介质连接,该处理器为主启动处理器;其余m‑1个处理器为从启动处理器;m个处理器分别通过各自的数据通信接口与桥片连接;在启动时,主启动处理器通过存储接口启动,从启动处理器通过数据通信接口启动。该系统仅需要为主启动处理器配置存储介质,减少存储介质使用量、节约板面积。此外,该系统通过复用处理器的数据通道,无需为从启动处理器增加独立的启动文件传输通道,降低硬件成本与设计难度。

    基于VPX总线、可重构信号处理模块

    公开(公告)号:CN101794268B

    公开(公告)日:2011-11-16

    申请号:CN201010125576.2

    申请日:2010-03-16

    IPC分类号: G06F13/40

    摘要: 本发明涉及一种基于VPX总线、可重构信号处理模块,包括高速板卡、前面板、散热盖板、模块插拔器、定位销、锁紧机构部件;高速板卡包括一块VPX 6U标准板型的高速印制板以及供电电路、MPC7448处理器芯片、MV64460桥接芯片、FPGA芯片、DDR SDRAM和FLASH、高速高密电连接器、光电转换器件、千兆以太网接口;高速板卡有四个处理节点,每个处理节点包括一片MPC7448处理器芯片、一片MV64460桥接芯片、一片DDR SDRAM;MV64460桥接芯片分别通过CPU接口、DDR SDRAM接口、Device接口与MPC7448处理器芯片、存储器DDR SDRAMFPGA相连。

    一种VPX总线双冗余DBF处理模块

    公开(公告)号:CN212009563U

    公开(公告)日:2020-11-24

    申请号:CN202020349080.2

    申请日:2020-03-19

    IPC分类号: G06F15/16 G06F13/40 G01S7/02

    摘要: 本实用新型公开了一种VPX总线双冗余DBF处理模块,包括印制板、散热盖板、面板、DBF处理单元、以太网接口、复位按钮、LED信号灯、高速高密度电连接器和插拔器。本实用新型属于集成电路技术领域,具体是一种基于自主核心芯片“华睿DBF芯片”的VPX总线DBF处理模块,以双冗余热备份体系为基础,单模块包含2组完全独立的DBF处理单元,采用多通道并行传输和全流水并行处理架构,以构建高密度、高可靠、普适性动态可重构的DBF处理平台,满足雷达综合信号处理系统的应用需求。该模块具有运算处理能力强大、并行处理结构灵活、动态可重构和可靠性高等特点,可广泛应用于军用和民用领域的数字波束形成,具备较强的通用性和适应性。