量子态编码装置、方法及量子处理器

    公开(公告)号:CN111723936A

    公开(公告)日:2020-09-29

    申请号:CN202010571467.7

    申请日:2020-06-19

    IPC分类号: G06N10/00

    摘要: 本公开提供了一种量子态编码装置、方法及量子处理器。所述装置包括:量子比特结构(1),在相位空间中具有N个势阱,第一势阱为N个势阱中能量最低的势阱,第一势阱中存在M个量子态,N为大于0的整数,M为大于1的整数;编码模块(2),利用第一量子态和第二量子态作为逻辑比特进行编码,第一量子态和第二量子态为M个量子态中能量最低的两个量子态。利用一能量最低的势阱中能量最低的两个量子态进行编码,具有更快的操控速度,不易受磁通噪声影响,具有更长的相位退相干时间,易于操控,便于实现多比特耦合。

    基于级联弛豫的超导量子比特的读取方法及装置

    公开(公告)号:CN111144573A

    公开(公告)日:2020-05-12

    申请号:CN202010081148.8

    申请日:2020-02-05

    IPC分类号: G06N10/00

    摘要: 一种基于级联弛豫的超导量子比特的读取方法及装置,该读取方法包括:在读取之前,预先延长待测超导量子比特弛豫到基态的时间;以及进行超导量子比特状态的读取,以确定待测超导量子比特对应的逻辑状态。在一实施例中,在读取之前,将待测未知态超导量子比特的激发态分量激发至更高能态以延长待测超导量子比特弛豫到基态的时间。通过压制量子比特弛豫到基态的速率,特别是在测量初始阶段弛豫到基态的速率,使得读取时间内量子比特弛豫到基态的概率大大降低,保证测量过程中量子比特较大概率保持在激发态或基态,避免由于弛豫到基态的速率较快导致的读取时已经弛豫至基态引发的测量误差,也有助于延长读取时间以提升读取保真度。

    量子态编码装置、方法及量子处理器

    公开(公告)号:CN111723936B

    公开(公告)日:2024-02-27

    申请号:CN202010571467.7

    申请日:2020-06-19

    IPC分类号: G06N10/40

    摘要: 本公开提供了一种量子态编码装置、方法及量子处理器。所述装置包括:量子比特结构(1),在相位空间中具有N个势阱,第一势阱为N个势阱中能量最低的势阱,第一势阱中存在M个量子态,N为大于0的整数,M为大于1的整数;编码模块特进行编码,第一量子态和第二量子态为M个量子态中能量最低的两个量子态。利用一能量最低的势阱中能量最低的两个量子态进行编码,具有更快的操控速度,不易受磁通噪声影响,具有更长的相位退相干时间,易于操控,便于实现多比特耦合。(2),利用第一量子态和第二量子态作为逻辑比

    超导量子比特的读取装置

    公开(公告)号:CN113487034B

    公开(公告)日:2024-05-24

    申请号:CN202110847640.6

    申请日:2021-07-23

    IPC分类号: G06N10/20

    摘要: 本发明提供了一种超导量子比特的读取装置,所述读取装置包括:量子比特、读取腔和约瑟夫森结,其中,所述量子比特和所述读取腔通过所述约瑟夫森结耦合。本发明实现了比特与读取腔的纵向耦合(ZZ耦合),降低了现有技术中横向耦合(XX耦合)在读取时对量子比特的驱动错误,使得在应用中可以通过提升读取功率来提高读取保真度。

    超导量子比特的读取装置

    公开(公告)号:CN113487034A

    公开(公告)日:2021-10-08

    申请号:CN202110847640.6

    申请日:2021-07-23

    IPC分类号: G06N10/00

    摘要: 本发明提供了一种超导量子比特的读取装置,所述读取装置包括:量子比特、读取腔和约瑟夫森结,其中,所述量子比特和所述读取腔通过所述约瑟夫森结耦合。本发明实现了比特与读取腔的纵向耦合(ZZ耦合),降低了现有技术中横向耦合(XX耦合)在读取时对量子比特的驱动错误,使得在应用中可以通过提升读取功率来提高读取保真度。