超导磁通存储结构、数据读写表征方法及存储器

    公开(公告)号:CN115223610A

    公开(公告)日:2022-10-21

    申请号:CN202210826735.4

    申请日:2022-07-13

    Abstract: 本发明提供一种超导磁通存储结构、数据读写表征方法及存储器,至少包括:磁通存储模块及磁通读出模块,所述磁通存储模块包括第一超导环路及第一超导线圈,第一超导环路包括第一约瑟夫森结,第一约瑟夫森结与第一超导线圈相耦合;磁通读出模块包括第二超导环路及第二超导线圈,第二超导环路与第二超导线圈相耦合,第二超导环路包括第二约瑟夫森结及第三约瑟夫森结,能够在室温进行数据高速写入与读取,有效降低了测试设备的测试门槛,能够做到皮秒速度的信号采样,极大提高了超导存储的性能。

    一种基于π结的磁通存储器件及制备方法

    公开(公告)号:CN115020580B

    公开(公告)日:2024-11-19

    申请号:CN202210655748.X

    申请日:2022-06-10

    Abstract: 本发明提供一种基于π结的磁通存储器件及制备方法。该基于π结的磁通存储器件的制备包括:提供衬底,形成在水平方向上间隔设置的第一类约瑟夫森结与第二类约瑟夫森结,形成隔离层及配线层,配线层的第一配线部与第一类约瑟夫森结顶电极电连接,配线层的第二配线部与第二类约瑟夫森结顶电极电连接,基于第一类约瑟夫森结形成存储环路,基于第二类约瑟夫森结形成读出电路。其中,第一类约瑟夫森结采用铁磁势垒层,由于铁磁材料的强交换作用,在一定的铁磁厚度下可实现π相位的偏移而形成π结,π结代替传统的0结将会产生0.5Φ0的磁通,从而把回滞区拉回到0偏置电流处,降低对电感的需求,缩短器件的尺寸,同时减小偏置电流降低静态功耗。

    一种基于π结的磁通存储器件及制备方法

    公开(公告)号:CN115020580A

    公开(公告)日:2022-09-06

    申请号:CN202210655748.X

    申请日:2022-06-10

    Abstract: 本发明提供一种基于π结的磁通存储器件及制备方法。该基于π结的磁通存储器件的制备包括:提供衬底,形成在水平方向上间隔设置的第一类约瑟夫森结与第二类约瑟夫森结,形成隔离层及配线层,配线层的第一配线部与第一类约瑟夫森结顶电极电连接,配线层的第二配线部与第二类约瑟夫森结顶电极电连接,基于第一类约瑟夫森结形成存储环路,基于第二类约瑟夫森结形成读出电路。其中,第一类约瑟夫森结采用铁磁势垒层,由于铁磁材料的强交换作用,在一定的铁磁厚度下可实现π相位的偏移而形成π结,π结代替传统的0结将会产生0.5Φ0的磁通,从而把回滞区拉回到0偏置电流处,降低对电感的需求,缩短器件的尺寸,同时减小偏置电流降低静态功耗。

Patent Agency Ranking