一种数据转发装置及方法

    公开(公告)号:CN114629555B

    公开(公告)日:2025-03-14

    申请号:CN202210310677.X

    申请日:2022-03-28

    Abstract: 本发明提供了一种数据转发装置,其输入端与输出端均与传输光纤相连,所述装置包括:光纤分路器,将输入的光信号复制为多份光信号;光直通转发模块,接收光纤分路器的一条分路输出的光信号并将需要转发的光信号直接以光信号形式经过光纤选路器传输到输出端的传输光纤;光电转换模块,接收光纤分路器的一条分路输出的光信号并转换为电信号且以数据包形式进行缓存;控制模块,接收光纤分路器的一条分路输出的光信号,以根据光信号的目的地址判断光信号是否需要转发,并结合输出端传输光纤的工作状态针对需要转发和不需要转发的光信号分别输出相应的控制命令;光纤选路器,在控制模块输出的控制下选择光直通转发模块或光电转换模块与输出端传输光纤连通。

    一种独立于操作系统的计算机系统内存检测方法及系统

    公开(公告)号:CN113407372B

    公开(公告)日:2023-10-20

    申请号:CN202110608493.7

    申请日:2021-06-01

    Abstract: 本发明提出一种独立于操作系统的计算机系统内存检测方法及系统,通过JTAG设备将本发明的内存检测程序写入到计算机系统内存,即可使其运行在计算机系统启动初期,即在计算机系统固化代码段执行结束,初始化基本硬件后在bootloader运行之前;通过对内存的写0、写1以及写入经过处理的地址值并进行回读的三种方式对内存进行循环多次检测。本发明提供的内存检测方法可以应用于计算机操作系统无法工作或无操作系统的场景,并且能够快速准确的检测出内存设备本身是否存在地址线和数据线连接问题,以及可以检测出内存设备的地址线和数据线恒0、恒1以及短路的问题。

    基于异构图神经网络的高阶关系知识蒸馏方法及系统

    公开(公告)号:CN115115862A

    公开(公告)日:2022-09-27

    申请号:CN202210553500.2

    申请日:2022-05-20

    Abstract: 本发明提出一种基于异构图神经网络的高阶关系知识蒸馏方法和系统,所述方法主要包括一阶节点级知识蒸馏和二阶关系级知识蒸馏两部分,有效解决了数据标签不精确和异构高阶关系语义建模困难这两个问题。具体来说,该方法通过进行节点级知识蒸馏,对预训练异构教师模型的单个节点语义进行编码;通过进行关系级知识蒸馏,对预训练异构教师模型的不同类型节点之间的语义关系进行建模。通过整合节点级知识蒸馏和系级知识蒸馏,这种高阶关系知识蒸馏方法成为一种实用且通用的训练方法,适用于任意的异构图神经网络,不仅提升了异构学生模型的性能和泛化能力,而且保证了对异构图神经网络的节点级和关系级知识提取。

    一种PCIE数据交换装置
    5.
    发明公开

    公开(公告)号:CN114968873A

    公开(公告)日:2022-08-30

    申请号:CN202210514890.2

    申请日:2022-05-11

    Abstract: 本发明提供一种PCIE数据交换装置,包括:至少两路PCIE的交换结构,每路交换结构至少设有用于连接相应主机的上行通道、上行接口以及用于连接扩展设备的下行通道、下行接口;多个选通开关部件,其设于每路交换结构的至少部分下行通道上以及至少部分上行通道上,用于切换扩展设备的数据传输所经由的交换结构;通路控制部件,被配置为根据每路交换结构的工作状态确定选通开关部件选通的通路,以在其中一路交换结构处于故障状态时将其对应的扩展设备转由处于正常状态的其他交换结构连接至对应的主机;本发明可以在保障业务的连续性、系统的可靠性的情况下,同时提高资源利用率。

    一种环形拓扑网络及其构建方法、数据转发方法

    公开(公告)号:CN114614898A

    公开(公告)日:2022-06-10

    申请号:CN202210310665.7

    申请日:2022-03-28

    Abstract: 本发明提供了一种环形拓扑网络,其中,所述网络包括多个终端节点,所有终端节点串行连接形成闭环的环形回路,上一个终端节点的输出端与下一个终端节点的输入端相连,所述每个终端节点配置有网卡设备和光模块,其中:所述光模块用于接收输入光信号,并将光信号转换为电信号进行缓存并以数据包形式发送给网卡设备,以及将需要转发的数据包转换为光信号后向外发送;所述网卡设备用于根据预先配置的转发规则将其接收到的数据包进行处理,其中,所述预先配置的转发规则包括:数据包目的地址为本机时将其发送给所在的主机进行保存、数据包目的地址为非本机时将其发送给光模块进行转发、数据包源地址为本机时将其丢弃。

    一种三维芯片及其芯片间通信方法

    公开(公告)号:CN114416618A

    公开(公告)日:2022-04-29

    申请号:CN202111553453.3

    申请日:2021-12-17

    Abstract: 本发明提出一种三维芯片,包括:多个堆叠的芯片层,每个该芯片层包括至少一个芯片;层间通信模块;该芯片与该层间通信模块通过硅通孔通信连接;第一芯片层的发送芯片通过该层间通信模块向第二芯片层的接收芯片发送数据信息。还提出一种三维芯片的芯片间通信方法,包括:当第一芯片层的发送芯片拟向第二芯片层的接收芯片发送数据信息时,由该发送芯片向层间通信模块发送握手信息,该握手信息中包括该接收芯片的芯片地址;由该层间通信模块根据该芯片地址,以该握手信息进行该发送芯片与该接收芯片之间的握手操作;根据握手结果,由该层间通信模块接收该数据信息并传输至该接收芯片。

    一种基于协加速器的多项式模乘的高效计算方法及装置

    公开(公告)号:CN119902741A

    公开(公告)日:2025-04-29

    申请号:CN202411947698.8

    申请日:2024-12-27

    Abstract: 本发明提出一种基于协加速器的多项式模乘的高效计算方法和装置,包括:获取原始多项式对,在预定的模数范围将各原始多项式的系数调整为用于数论变换变换的格式,得到预处理多项式;通过执行正向数论变换NTT变换,将该预处理多项式的时域系数转换为频域表示,得到多项式频域表示;从内存加载该多项式频域表示,并由协加速器中多个处理单元并行对该多项式频域表示进行逐元素点乘;读取该点乘结果,并对其执行逆数论变换NTT变换,以将频域数据转换为时域表示,得到多项式时域表示;该处理器对该多项式时域表示进行调整后,得到该原始多项式对的多项式模乘结果。

    一种面向DPU架构的多加速任务调度方法及其系统

    公开(公告)号:CN119806780A

    公开(公告)日:2025-04-11

    申请号:CN202411932882.5

    申请日:2024-12-26

    Abstract: 本申请公开了一种面向DPU架构的多加速任务调度方法及其系统,方法包括:按照任务提交时间戳顺序生成待调度加速任务的集合,并构建由多种状态的加速任务组成的任务池;对任务池中的加速任务进行轮询管理,针对每个待调度、执行中和挂起状态的加速任务,分别执行不同的任务管理策略;根据本地内存资源充足情况及远程内存资源访问量情况,采用内存平衡策略,对加速任务在本地内存资源及远端内存资源之间进行内存集中调度管理。本发明方法及其系统提升了DPU架构的硬件资源利用率,兼顾了DPU系统的计算效率和存储效率,能够充分发挥出应用于数据中心的DPU架构中的各类硬件资源。

Patent Agency Ranking