-
公开(公告)号:CN118313322A
公开(公告)日:2024-07-09
申请号:CN202310019857.7
申请日:2023-01-06
Applicant: 中国科学院计算技术研究所
Inventor: 陈云霁 , 承书尧 , 靳鹏威 , 郭崎 , 杜子东 , 张蕊 , 田韵豪 , 胡杏 , 赵永威 , 郝一帆 , 关翔涛 , 韩虎生 , 赵政越 , 刘晰鸣 , 张曦珊 , 褚越杰 , 毛卫龙 , 陈天石
IPC: G06F30/327 , G06F30/3323 , G06F30/337 , G06F18/231
Abstract: 本发明提出一种基于近似电路生成的逻辑电路自动生成方法和系统,包括:获取待实现的黑盒函数,且该黑盒函数包括多组输入信号和输出结果的对应关系;对该黑盒函数进行采样得到函数样本,为该函数样本中每对输入信号和输出结果的对应关系对应关系构建用于表达逻辑电路结构的有向无环图,聚类所有该有向无环图的同层节点,得到多个簇;展开每个簇中的每个节点,合并展开后功能相同的子节点得到样本电路结构图。本发明的逻辑电路生成方法,可用于芯片设计流程中,降低人工参与成本,提高芯片设计效率。
-
公开(公告)号:CN117421703A
公开(公告)日:2024-01-19
申请号:CN202311133721.5
申请日:2023-09-04
Applicant: 中国科学院计算技术研究所
Abstract: 本发明提出一种深度符号回归加速器,包括:执行单元阵列,用于深度符号回归的NN推理运算和BFGS优化运算;片上缓存,与该执行单元阵列通信连接,包括:输入输出缓存,用于存储NN推理运算和BFGS优化运算的输入输出值;NN权值缓存,用于存储NN推理模型的权重;参数缓存,用于存储该执行单元阵列的配置参数;字符串解析模块,与该输入输出缓存通信连接,用于把NN推理运算得到的符号化表达式框架的字符串转化为数学表达式的运算符;控制器,与该执行单元阵列和该片上缓存通信连接,用于控制该执行单元阵列和该片上缓存的访存操作及运算调度。本发明还提出一种基于该深度符号回归加速器的深度符号回归方法。
-