一种基于嵌入式系统的喂狗方法及装置

    公开(公告)号:CN103885847A

    公开(公告)日:2014-06-25

    申请号:CN201410045951.0

    申请日:2014-02-08

    发明人: 凌兴锋 黄健安

    IPC分类号: G06F11/07

    摘要: 本发明涉及计算机技术领域,尤其涉及一种基于嵌入式系统的喂狗方法及装置,用以解决在嵌入式系统上电启动加载过程中看门狗溢出,产生复位信号,导致系统无法正常启动的问题。本发明实施例提供的基于嵌入式系统的喂狗方法包括:在操作系统启动过程中,监控当前的任务阶段;在当前的任务阶段占用的时间长度大于硬件看门狗复位时间间隔时,周期性执行喂狗操作;其中,所述喂狗操作的执行周期小于所述看门狗复位时间间隔。采用本发明实施例,可以在嵌入式系统上电启动加载过程中周期性喂狗,以避免看门狗溢出,同时,若在操作系统启动阶段出现异常,则就会无法执行喂狗操作,从而可以使看门狗产生复位信号,引导操作系统重启。

    DPD功放产品功率定标方法和装置

    公开(公告)号:CN103634890B

    公开(公告)日:2017-03-08

    申请号:CN201210297819.X

    申请日:2012-08-20

    IPC分类号: H04W52/34 H04L25/49

    摘要: 本发明提出DPD功放产品功率定标方法,包括步骤:实时检测DPD系统反馈链路的输入功率;根据所述DPD系统反馈链路的输入功率和基准功率,进行功放的功率定标,其中,所述基准功率是功放输出额定功率时,所述DPD系统反馈链路的输入功率。本发明还提出DPD功放产品功率定标装置,可以缩短功放功率定标时间,提高功放定标的效率,降低成本。

    DPDMCPA功放增益自适应补偿方法、系统与装置

    公开(公告)号:CN103973250B

    公开(公告)日:2016-08-31

    申请号:CN201410166721.X

    申请日:2014-04-23

    IPC分类号: H03G3/30

    摘要: 本发明提供一种DPD MCPA功放增益自适应补偿方法、系统与装置,对已知的内部训练信号进行均衡滤波、预失真处理,根据处理后的数据获得反馈DDC数据,根据内部训练信号和反馈DDC数据,进行RLS自适应迭代处理,计算增益波动的冲击响应系数权值,并将增益波动的冲击响应系数权值导入均衡滤波处理装置中,对均衡滤波处理装置进行自适应调整,当有信号输入均衡滤波处理装置时,均衡滤波装置对输入的信号进行DPD MCPA功放增益自适应补偿处理。整个过程中,仅利用已知信号和迭代处理计算获得增益波动的冲击响应系数权值,实现对均衡滤波装置的自适应调整。能够简单、准确、高效实现DPD MCPA功放增益自适应补偿。

    宽带多频段功率放大方法与装置

    公开(公告)号:CN104184424B

    公开(公告)日:2017-07-07

    申请号:CN201410422522.0

    申请日:2014-08-25

    IPC分类号: H03F3/20 H03F1/42

    摘要: 本发明提供一种宽带多频段功率放大方法与装置,在接收到输入信号后,获取输入信号的工作频段信息和基带信号,之后分析输入信号的基带信号中基带数据的速率,对功率放大器放大输出的信号进行反馈,获取与基带数据速率相同的信号,将与基带数据速率相同的信号作为数字预失真处理的参考信号,对基带信号进行数字预失真处理后放大输出。整个功率放大过程简单,能够自动获取输入信号的工作频段信息,允许通过一个链路来实现对多个频段的功率放大,即不会因为频段的增加而选择价格昂贵的高采样率ADC/DAC器件,不需要增加相应的硬件链路,不需要人工改变功放系统的工作频段,系统可以根据输入信号的频率自适应切换工作频段。

    FPGA配置方法及系统、处理器

    公开(公告)号:CN103927279A

    公开(公告)日:2014-07-16

    申请号:CN201310016560.1

    申请日:2013-01-16

    发明人: 凌兴锋 黄健安

    IPC分类号: G06F13/20

    摘要: 本发明公开了一种FPGA配置方法及系统、处理器,FPGA配置方法包括:处理器将PROGRAM_B管脚的电平由高电平下拉至低电平,且在保持预设时长的低电平后,由低电平上拉至高电平;若检测到INIT_B管脚的电平由低电平上拉至高电平,则通过SCLK管脚向FPGA发送SPI总线的同步时钟信号,以及通过MOSI管脚向FPGA发送配置数据;在检测到DONE管脚的电平由低电平上拉至高电平后,确认完成对FPGA的配置。本发明技术方案解决了现有技术在配置FPGA时,处理器模拟的同步时钟速率会比较慢,传输配置数据的速率较低,从而使得配置FPGA的耗时会比较长,制约了系统的快速启动的问题。

    DPD功放产品功率定标方法和装置

    公开(公告)号:CN103634890A

    公开(公告)日:2014-03-12

    申请号:CN201210297819.X

    申请日:2012-08-20

    IPC分类号: H04W52/34 H04L25/49

    摘要: 本发明提出DPD功放产品功率定标方法,包括步骤:实时检测DPD系统反馈链路的输入功率;根据所述DPD系统反馈链路的输入功率和基准功率,进行功放的功率定标,其中,所述基准功率是功放输出额定功率时,所述DPD系统反馈链路的输入功率。本发明还提出DPD功放产品功率定标装置,可以缩短功放功率定标时间,提高功放定标的效率,降低成本。

    功放异常检测方法和系统

    公开(公告)号:CN104168076B

    公开(公告)日:2016-09-07

    申请号:CN201410438943.2

    申请日:2014-08-29

    IPC分类号: H04W24/04

    摘要: 一种功放异常检测方法和系统,其方法包括步骤:检测环路以及外围是否异常;若环路以及外围无异常,每间隔一个预设检测时间段,检测当前运行参数相对于历史运行参数是否发生变化;若是,对当前运行参数进行跟踪记录得到记录数据;将记录数据导出解析。根据本发明方案,通过对功放环路以及外围参数设置进行检测以及在功放运行时记录每个运行参数的变化,能够及时修正参数进而保护功放以及快速地对功放进行异常定位和分析。

    功放异常检测方法和系统

    公开(公告)号:CN104168076A

    公开(公告)日:2014-11-26

    申请号:CN201410438943.2

    申请日:2014-08-29

    IPC分类号: H04B17/00

    摘要: 一种功放异常检测方法和系统,其方法包括步骤:检测环路以及外围是否异常;若环路以及外围无异常,每间隔一个预设检测时间段,检测当前运行参数相对于历史运行参数是否发生变化;若是,对当前运行参数进行跟踪记录得到记录数据;将记录数据导出解析。根据本发明方案,通过对功放环路以及外围参数设置进行检测以及在功放运行时记录每个运行参数的变化,能够及时修正参数进而保护功放以及快速地对功放进行异常定位和分析。

    DPDMCPA功放增益自适应补偿方法、系统与装置

    公开(公告)号:CN103973250A

    公开(公告)日:2014-08-06

    申请号:CN201410166721.X

    申请日:2014-04-23

    IPC分类号: H03G3/30

    摘要: 本发明提供一种DPD MCPA功放增益自适应补偿方法、系统与装置,对已知的内部训练信号进行均衡滤波、预失真处理,根据处理后的数据获得反馈DDC数据,根据内部训练信号和反馈DDC数据,进行RLS自适应迭代处理,计算增益波动的冲击响应系数权值,并将增益波动的冲击响应系数权值导入均衡滤波处理装置中,对均衡滤波处理装置进行自适应调整,当有信号输入均衡滤波处理装置时,均衡滤波装置对输入的信号进行DPD MCPA功放增益自适应补偿处理。整个过程中,仅利用已知信号和迭代处理计算获得增益波动的冲击响应系数权值,实现对均衡滤波装置的自适应调整。能够简单、准确、高效实现DPD MCPA功放增益自适应补偿。