-
公开(公告)号:CN103563253A
公开(公告)日:2014-02-05
申请号:CN201280025463.2
申请日:2012-04-02
Applicant: 住友电气工业株式会社 , 国立大学法人丰桥技术科学大学
IPC: H03K17/04 , H03K17/687
Abstract: 本发明的开关电路(10A)包括具有输入端子(21)、输出端子(22)及公共端子(23)的第一半导体开关元件~第四半导体开关元件(20)。以在第一半导体开关元件及第四半导体开关元件导通(截止)时剩余的半导体开关元件成为截止(导通)的方式,对各半导体开关元件的输入端子施加脉冲状信号。开关电路具备:第一电容元件(60),连接在第二半导体开关元件的输出端子与第四半导体开关元件的输入端子之间;及第二电容元件(61),连接在第二半导体开关元件的输入端子与第四半导体开关元件的输出端子之间。第一及第二电容元件分别具有如下电容:使第四及第二半导体开关元件各自的输入端子与输出端子间的寄生电容在对第四及第二半导体开关元件供给的脉冲状信号的时钟频率的N倍(N为1以上的整数)的频率下降低。
-
公开(公告)号:CN103548265A
公开(公告)日:2014-01-29
申请号:CN201280024710.7
申请日:2012-04-02
Applicant: 住友电气工业株式会社 , 国立大学法人丰桥技术科学大学
IPC: H03K17/04 , H03K17/687
Abstract: 一实施方式的开关电路(10)包括至少一个具有输入端子(21)、输出端子(22)及公共端子(23)的半导体开关元件,且其通过对输入端子与公共端子之间施加脉冲状信号而开关输出端子与公共端子之间的电流。该开关电路具备电容抑制元件部(50),其连接在输入端子与输出端子之间、输入端子与公共端子之间及输出端子与公共端子之间的至少一个,且电容抑制元件部使连接有电容抑制元件部的半导体开关元件的端子间的寄生电容比在脉冲状信号的时钟频率的N倍(N为1以上的整数)的频率下未连接电容抑制元件部的情况更低。
-
公开(公告)号:CN103548258B
公开(公告)日:2016-09-07
申请号:CN201280024953.0
申请日:2012-04-02
Applicant: 住友电气工业株式会社 , 国立大学法人丰桥技术科学大学
IPC: H03F1/02 , H03F3/217 , H03K17/687
Abstract: 一实施方式的开关电路(1)包括:开关元件(10),其含有第一端子(13)及第二端子(11),且通过脉冲信号驱动而开关第一端子及第二端子的导通状态;电源部(30),其对开关元件的第一端子供给电压;负载电路(40),其与电源部并联连接;无源电路部(50),其连接于电源部和负载电路的连接点与开关元件的第一端子之间,且在脉冲信号的时钟频率的N倍(N为1以上的整数)的频率下,抑制从连接点流向开关元件的电流;及谐振电路部(60),其连接于无源电路部与连接点之间,且在N倍的频率下谐振。
-
公开(公告)号:CN103548258A
公开(公告)日:2014-01-29
申请号:CN201280024953.0
申请日:2012-04-02
Applicant: 住友电气工业株式会社 , 国立大学法人丰桥技术科学大学
IPC: H03F1/02 , H03F3/217 , H03K17/687
Abstract: 一实施方式的开关电路(1)包括:开关元件(10),其含有第一端子(13)及第二端子(11),且通过脉冲信号驱动而开关第一端子及第二端子的导通状态;电源部(30),其对开关元件的第一端子供给电压;负载电路(40),其与电源部并联连接;无源电路部(50),其连接于电源部和负载电路的连接点与开关元件的第一端子之间,且在脉冲信号的时钟频率的N倍(N为1以上的整数)的频率下,抑制从连接点流向开关元件的电流;及谐振电路部(60),其连接于无源电路部与连接点之间,且在N倍的频率下谐振。
-
公开(公告)号:CN103548265B
公开(公告)日:2016-08-10
申请号:CN201280024710.7
申请日:2012-04-02
Applicant: 住友电气工业株式会社 , 国立大学法人丰桥技术科学大学
IPC: H03K17/04 , H03K17/687
Abstract: 一实施方式的开关电路(10)包括至少一个具有输入端子(21)、输出端子(22)及公共端子(23)的半导体开关元件,且其通过对输入端子与公共端子之间施加脉冲状信号而开关输出端子与公共端子之间的电流。该开关电路具备电容抑制元件部(50),其连接在输入端子与输出端子之间、输入端子与公共端子之间及输出端子与公共端子之间的至少一个,且电容抑制元件部使连接有电容抑制元件部的半导体开关元件的端子间的寄生电容比在脉冲状信号的时钟频率的N倍(N为1以上的整数)的频率下未连接电容抑制元件部的情况更低。
-
公开(公告)号:CN103563253B
公开(公告)日:2016-06-15
申请号:CN201280025463.2
申请日:2012-04-02
Applicant: 住友电气工业株式会社 , 国立大学法人丰桥技术科学大学
IPC: H03K17/04 , H03K17/687
Abstract: 一实施方式的开关电路(10A)包括具有输入端子(21)、输出端子(22)及公共端子(23)的第一半导体开关元件~第四半导体开关元件(20)。以在第一半导体开关元件及第四半导体开关元件导通(截止)时剩余的半导体开关元件成为截止(导通)的方式,对各半导体开关元件的输入端子施加脉冲状信号。开关电路具备:第一电容元件(60),连接在第二半导体开关元件的输出端子与第四半导体开关元件的输入端子之间;及第二电容元件(61),连接在第二半导体开关元件的输入端子与第四半导体开关元件的输出端子之间。第一及第二电容元件分别具有如下电容:使第四及第二半导体开关元件各自的输入端子与输出端子间的寄生电容在对第四及第二半导体开关元件供给的脉冲状信号的时钟频率的N倍(N为1以上的整数)的频率下降低。
-
-
-
-
-