基于System Verilog对TTCN-3进行编译的方法及系统

    公开(公告)号:CN103473109B

    公开(公告)日:2017-01-04

    申请号:CN201310390222.4

    申请日:2013-08-30

    Inventor: 徐慧 李春林

    Abstract: 本发明提供一种基于System Verilog对TTCN-3进行编译的方法及系统,其中方法包括:通过TTCN2SV翻译器,将TTCN-3测试平台上的TTCN-3的数据类型和函数映射到System Verilog测试平台上,生成System Verilog测试平台上对应的TTCN-3的数据类型和函数;在System Verilog测试平台上利用System Verilog编译测试例,其中,System Verilog通过DPI接口调用System Verilog测试平台上对应的TTCN-3的函数,建立System Verilog和TTCN-3的数据类型映射表,将System Verilog测试平台上对应的TTCN-3的数据类型映射生成System Verilog的数据类型,并生成测试例的可执行文件。利用本发明,能够解决目前传统方法对TTCN-3进行编解码时无法克服TTCN-3面对复杂SUT时所暴露的性能、容量和可靠性等问题。

    基于SystemVerilog对TTCN-3进行编译的方法及系统

    公开(公告)号:CN103473109A

    公开(公告)日:2013-12-25

    申请号:CN201310390222.4

    申请日:2013-08-30

    Inventor: 徐慧 李春林

    Abstract: 本发明提供一种基于System Verilog对TTCN-3进行编译的方法及系统,其中方法包括:通过TTCN2SV翻译器,将TTCN-3测试平台上的TTCN-3的数据类型和函数映射到System Verilog测试平台上,生成System Verilog测试平台上对应的TTCN-3的数据类型和函数;在System Verilog测试平台上利用System Verilog编译测试例,其中,System Verilog通过DPI接口调用System Verilog测试平台上对应的TTCN-3的函数,建立System Verilog和TTCN-3的数据类型映射表,将System Verilog测试平台上对应的TTCN-3的数据类型映射生成System Verilog的数据类型,并生成测试例的可执行文件。利用本发明,能够解决目前传统方法对TTCN-3进行编解码时无法克服TTCN-3面对复杂SUT时所暴露的性能、容量和可靠性等问题。

Patent Agency Ranking