-
公开(公告)号:CN103685086B
公开(公告)日:2017-05-24
申请号:CN201210330012.1
申请日:2012-09-07
Applicant: 北京信威通信技术股份有限公司
IPC: H04L25/02
Abstract: 本发明提出一种支持多芯片架构的基带信号处理器,包括:主控制单元;射频接口单元;数据分集单元,用于各个基带信号处理器之间的数据交换、控制参数、反馈参数的收集打包和拆包分发;芯片互联接口单元,用于基带信号处理器间的高速数据交换和必要的握手信号的交互;符号级处理单元;FFT校正单元,基于FFT的时间抽取算法,对分块处理的FFT数据进行校正,获得高阶快速傅立叶变换结果;码块级处理单元;存储器单元。本发明还提出一种用于上述基带信号处理器的处理方法。本发明在传统基带信号处理器的结构上增加部分处理单元,可以在增加很少处理资源和处理开销的代价下,采用多芯片架构的方式来构建高带宽的基带信号处理器。
-
公开(公告)号:CN103685086A
公开(公告)日:2014-03-26
申请号:CN201210330012.1
申请日:2012-09-07
Applicant: 北京信威通信技术股份有限公司
IPC: H04L25/02
Abstract: 本发明提出一种支持多芯片架构的基带信号处理器,包括:主控制单元;射频接口单元;数据分集单元,用于各个基带信号处理器之间的数据交换、控制参数、反馈参数的收集打包和拆包分发;芯片互联接口单元,用于基带信号处理器间的高速数据交换和必要的握手信号的交互;符号级处理单元;FFT校正单元,基于FFT的时间抽取算法,对分块处理的FFT数据进行校正,获得高阶快速傅立叶变换结果;码块级处理单元;存储器单元。本发明还提出一种用于上述基带信号处理器的处理方法。本发明在传统基带信号处理器的结构上增加部分处理单元,可以在增加很少处理资源和处理开销的代价下,采用多芯片架构的方式来构建高带宽的基带信号处理器。
-