一种TSN网络时间同步主时钟热备系统

    公开(公告)号:CN114362866A

    公开(公告)日:2022-04-15

    申请号:CN202111414474.7

    申请日:2021-11-25

    Inventor: 李志权

    Abstract: 本发明公开了一种TSN网络时间同步主时钟热备系统,其包括:时钟子系统和对时子系统;时钟子系统包括多个PTP时钟源和一个PTP Switch,PTP时钟源相当于PTP End,而PTP Switch相当于PTP Relay,初始化时通过最佳主时钟算法选取最佳主时钟,其他各个节点与该时钟进行同步;对时子系统包括一个PTP Switch和多个PTP End/Relay;对于该子系统,PTP Switch作为主时钟,各个PTP End/Relay为从,它们与主时钟进行同步。本发明增加了TSN网络中时间敏感业务的稳定性,在单个或多个时钟源故障情况下,对时子系统中各个节点设备能够不用中断与主时钟进行同步,提高了时钟同步功能的可靠性,减少了因时钟同步中断而对时间敏感业务造成的影响。

    一种多CPU都工作在I2C主节点模式的通信系统

    公开(公告)号:CN116185933A

    公开(公告)日:2023-05-30

    申请号:CN202310110518.X

    申请日:2023-02-14

    Abstract: 本发明公开了一种多CPU都工作在I2C主节点模式的通信系统,其包括主控板卡和业务板卡,所述业务板卡上设置有STM32单元,所述STM32单元的I2C0和I2C1端口都配置为从节点模式,STM32单元的I2C0端口和所述主控板卡中CPU的I2C0端口连接,STM32单元的I2C1端口与业务板卡中CPU的I2C0端口连接;主控板卡中CPU的I2C0端口和业务板卡中CPU的I2C0端口均配置为主节点模式。本发明解决了某些通用CPU从I2C功能存在缺陷导致I2C功能异常问题,采用驱动能力更强的STM32芯片,增强了多节点I2C总线通信的稳定性和可靠性,同时使主控板卡与业务板卡CPU的I2C设备树文件使用相同配置,提高主控板卡和业务板卡的软件可复用性,使软件生产过程统一。

Patent Agency Ranking