系统确认测试装置
    2.
    发明授权

    公开(公告)号:CN101847113B

    公开(公告)日:2012-05-30

    申请号:CN201010178954.3

    申请日:2010-05-21

    CPC分类号: Y02E30/40

    摘要: 一种系统测试确认装置及方法,包括测试系统和被测系统,测试系统包括一计算机模块,PLC模块组;所述的计算机模块是用于发布测试指令,显示收集被测系统处理后的信息并与测试指令进行校验,验证被测系统的安全性和正常运行;所述的PLC模块包括一中央处理器、至少两个I/O模块,多路分配模块和多路复用模块;PLC模块的中央处理器分别与测试系统的计算机和I/O模块连接,多路分配模块和多路复用模块分别与PLC模块连接和被测系统上的硬接线连接。通过采用本发明的多路复用和多路分配模块,在不影响测试效果的前提下有效降低了PLC模块中的I/O模块数量,降低了测试系统的成本。

    一种系统测试确认装置及方法

    公开(公告)号:CN101847113A

    公开(公告)日:2010-09-29

    申请号:CN201010178954.3

    申请日:2010-05-21

    CPC分类号: Y02E30/40

    摘要: 一种系统测试确认装置及方法,包括测试系统和被测系统,测试系统包括一计算机模块,PLC模块组;所述的计算机模块是用于发布测试指令,显示收集被测系统处理后的信息并与测试指令进行校验,验证被测系统的安全性和正常运行;所述的PLC模块包括一中央处理器、至少两个I/O模块,多路分配模块和多路复用模块;PLC模块的中央处理器分别与测试系统的计算机和I/O模块连接,多路分配模块和多路复用模块分别与PLC模块连接和被测系统上的硬接线连接。通过采用本发明的多路复用和多路分配模块,在不影响测试效果的前提下有效降低了PLC模块中的I/O模块数量,降低了测试系统的成本。

    判定FPGA冗余设计的代码与综合后电路一致性的方法和系统

    公开(公告)号:CN108829903B

    公开(公告)日:2021-11-05

    申请号:CN201711096856.3

    申请日:2017-11-09

    IPC分类号: G06F30/20 G06F30/34

    摘要: 本发明属于核电控制的技术领域,为了解决现有技术中综合后仿真方法和形式化一致性验证方法分别存在的不足,提供一种判定FPGA冗余设计的代码与综合后电路一致性的方法和系统;所述方法包括:S1、分别检索FPGA代码中的第一关键词和综合电路对应网表文件中的第二关键词;S2、判断FPGA代码中第一关键词检索得到的第一信号名集合是否属于网表文件中第二关键词检索得到的第二信号名集合的子集;如果是,则综合后电路的信号一致性检测通过;S3、判断FPGA代码文件中声明的所有信号,在综合后电路对应网表文件中是否分别都有一个或多个有用逻辑单元与相应的信号连接;如果是,则综合后电路的逻辑一致性检测通过。

    在核电DCS鉴定中的模拟量自动测试装置和方法

    公开(公告)号:CN107544478B

    公开(公告)日:2020-06-05

    申请号:CN201711015339.9

    申请日:2017-10-26

    IPC分类号: G05B23/02

    摘要: 本发明属于核电DCS中系统性能测试的技术领域,提供一种能够在DCS监控中同时实现精度测试和温漂、时漂监测的在核电DCS鉴定中的模拟量自动测试装置和方法;所述装置包括:多个温度传感器,分别设置在所述核电DCS的不同模拟量通道中,并且与所述核电DCS一起设置在恒温试验箱内;多个信号调理模块,分别接收所述多个温度传感器的温度信号,并将所述温度信号转换为电信号;工业计算机,包括数据采集板卡、存储器和控制器,所述数据采集板卡设置成能够接收所述多个信号调理模块的电信号,所述存储器能够将所述数据采集板卡接收的电信号进行存储;所述控制器基于所述存储器中存储的电信号,计算在核电DCS鉴定中所述核电DCS的模拟量通道的时漂和/或温漂参数。

    判定FPGA冗余设计的代码与综合后电路一致性的方法和系统

    公开(公告)号:CN108829903A

    公开(公告)日:2018-11-16

    申请号:CN201711096856.3

    申请日:2017-11-09

    IPC分类号: G06F17/50

    摘要: 本发明属于核电控制的技术领域,为了解决现有技术中综合后仿真方法和形式化一致性验证方法分别存在的不足,提供一种判定FPGA冗余设计的代码与综合后电路一致性的方法和系统;所述方法包括:S1、分别检索FPGA代码中的第一关键词和综合电路对应网表文件中的第二关键词;S2、判断FPGA代码中第一关键词检索得到的第一信号名集合是否属于网表文件中第二关键词检索得到的第二信号名集合的子集;如果是,则综合后电路的信号一致性检测通过;S3、判断FPGA代码文件中声明的所有信号,在综合后电路对应网表文件中是否分别都有一个或多个有用逻辑单元与相应的信号连接;如果是,则综合后电路的逻辑一致性检测通过。

    在核电DCS鉴定中的模拟量自动测试装置和方法

    公开(公告)号:CN107544478A

    公开(公告)日:2018-01-05

    申请号:CN201711015339.9

    申请日:2017-10-26

    IPC分类号: G05B23/02

    摘要: 本发明属于核电DCS中系统性能测试的技术领域,提供一种能够在DCS监控中同时实现精度测试和温漂、时漂监测的在核电DCS鉴定中的模拟量自动测试装置和方法;所述装置包括:多个温度传感器,分别设置在所述核电DCS的不同模拟量通道中,并且与所述核电DCS一起设置在恒温试验箱内;多个信号调理模块,分别接收所述多个温度传感器的温度信号,并将所述温度信号转换为电信号;工业计算机,包括数据采集板卡、存储器和控制器,所述数据采集板卡设置成能够接收所述多个信号调理模块的电信号,所述存储器能够将所述数据采集板卡接收的电信号进行存储;所述控制器基于所述存储器中存储的电信号,计算在核电DCS鉴定中所述核电DCS的模拟量通道的时漂和/或温漂参数。

    一种用于反应堆保护系统过程仪表测试的新型试验装置

    公开(公告)号:CN201336157Y

    公开(公告)日:2009-10-28

    申请号:CN200820177025.9

    申请日:2008-11-07

    IPC分类号: G21C17/00

    摘要: 本实用新型涉及反应堆保护系统过程仪表测试的试验装置。机柜内底部前方的机架上设置有打印机盒,内放置有一台激光打印机,后侧底部设置有一外接交流电源与隔离变压器,交流电源通过空气开关与外界连接,隔离变压器输出三路电源,隔离变压器与机柜顶部中间的线性电源模块连接,机柜顶部后侧设置有信号调理板,机柜中部后侧有自检、定期校验接口板,这两块板卡与线性电源间有电源线缆连接,信号调理板与机柜背面的试验用插座连接,自件、定期校验接口板与机柜背面的自检用插座、定期校验插座、定期校验用对外连接测孔相连接,试验电缆用于连接现场被测设备。打印机上方的机架上固定有一体化输入输出设备,一体化输入输出设备的上方通过机架固定有工控机,一体化输入输出设备使用电缆连接到工控机的视频输出与键盘鼠标端口上。该装置提供一种满足移动要求、功能强大,维护方便的试验装置。