电子标签及系统
    1.
    发明公开

    公开(公告)号:CN115759168A

    公开(公告)日:2023-03-07

    申请号:CN202211472464.3

    申请日:2022-11-23

    IPC分类号: G06K19/077

    摘要: 本申请公开了一种电子标签及系统,由于电子标签中的第一信号检测器的检测距离小于第二信号检测器的检测距离,因此在读写器距离电子标签较近的情况下,该第一信号检测器和第二信号检测器均能够在检测到读写器发出的标签识别信号。逻辑电路可以响应于第一信号检测器输出的指示信号,将初始逻辑值更新为目标逻辑值,控制电路可以响应于标签识别指令,根据逻辑电路中的目标逻辑值和电子标签的标识生成识别码,并向读写器输出该识别码。由此在电子标签较多的情况下,即使读写器能够接收其他电子标签的识别码,由于该电子标签与其他电子标签输出的识别码不同,因此读写器能够准确识别出该电子标签,提高了电子标签识别的准确性。

    无除法器的除三电路
    4.
    发明公开

    公开(公告)号:CN110851110A

    公开(公告)日:2020-02-28

    申请号:CN201911120525.8

    申请日:2019-11-15

    IPC分类号: G06F7/535

    摘要: 本发明公开了一种无除法器的除三电路,电路中的Esum加法器用于对二进制数据中位于偶数位的各个二进制数进行相加从而得到加数Esum。Osum加法器用于对二进制数据中位于奇数位的各个二进制数进行相加从而得到加数Osum。第一多路选择器用于比较加数Esum和加数Osum,若加数Esum大于等于加数Osum,则计算加数Esum和加数Osum的差,并将加数Esum和加数Osum的差进行输出,若加数Esum小于加数Osum,则计算加数Osum和加数Esum的差,并将该差值左移1位,从而得到加数Osum和加数Esum的差的两倍,并将其进行输出。该无除法器的除三电路能够节约硬件资源、降低功耗以及成本。

    超高频RFID防碰撞方法
    5.
    发明公开

    公开(公告)号:CN110287748A

    公开(公告)日:2019-09-27

    申请号:CN201910593565.8

    申请日:2019-07-03

    IPC分类号: G06K7/10

    摘要: 本发明公开了一种超高频RFID防碰撞方法,其包括:读写器向每个电子标签发送特殊约定选择命令和查询命令,其中查询命令中包括参数Q;读写器接收时隙计数器的数值为0的电子标签中的数据并发送确认命令,其中,时隙计数器的数值是电子标签的唯一电子产品编码中流水号的Q位数据,且时隙计数器的数值是电子标签在收到特殊约定选择命令和查询命令后赋值至时隙计数器的;读写器向电子标签发送查询重复命令,接收时隙计数器的数值为0的电子标签返回的数据并向电子标签发送确认命令,其中查询命令执行1次,查询重复命令最多执行2^Q-1次,帧长度为2^Q。该超高频RFID防碰撞方法通过较为简单的运算,在不影响芯片功耗的情况下实现非常高的防碰撞效率。

    超高频RFID防碰撞方法
    7.
    发明授权

    公开(公告)号:CN110287748B

    公开(公告)日:2024-01-23

    申请号:CN201910593565.8

    申请日:2019-07-03

    IPC分类号: G06K7/10

    摘要: 本发明公开了一种超高频RFID防碰撞方法,其包括:读写器向每个电子标签发送特殊约定选择命令和查询命令,其中查询命令中包括参数Q;读写器接收时隙计数器的数值为0的电子标签中的数据并发送确认命令,其中,时隙计数器的数值是电子标签的唯一电子产品编码中流水号的Q位数据,且时隙计数器的数值是电子标签在收到特殊约定选择命令和查询命令后赋值至时隙计数器的;读写器向电子标签发送查询重复命令,接收时隙计数器的数值为0的电子标签返回的数据并向电子标签发送确认命令,其中查询命令执行1次,查询重复命令最多执行2^Q‑1次,帧长度为2^Q。该超高频RFID防碰撞方法通过较为简单的运算,在不影响芯片功耗的情况下实现非常高的防碰撞效率。

    无除法器的除三电路
    8.
    发明授权

    公开(公告)号:CN110851110B

    公开(公告)日:2022-04-01

    申请号:CN201911120525.8

    申请日:2019-11-15

    IPC分类号: G06F7/535

    摘要: 本发明公开了一种无除法器的除三电路,电路中的Esum加法器用于对二进制数据中位于偶数位的各个二进制数进行相加从而得到加数Esum。Osum加法器用于对二进制数据中位于奇数位的各个二进制数进行相加从而得到加数Osum。第一多路选择器用于比较加数Esum和加数Osum,若加数Esum大于等于加数Osum,则计算加数Esum和加数Osum的差,并将加数Esum和加数Osum的差进行输出,若加数Esum小于加数Osum,则计算加数Osum和加数Esum的差,并将该差值左移1位,从而得到加数Osum和加数Esum的差的两倍,并将其进行输出。该无除法器的除三电路能够节约硬件资源、降低功耗以及成本。

    测温芯片的测温校准方法、装置、电子设备、介质及芯片

    公开(公告)号:CN115406561A

    公开(公告)日:2022-11-29

    申请号:CN202211187693.0

    申请日:2022-09-28

    IPC分类号: G01K15/00 H01L21/66

    摘要: 本公开涉及芯片校准技术领域,具体涉及公开了一种测温芯片的测温校准方法、装置、电子设备、介质及芯片,该方法包括:将待测区域划分为多个网格区域,每个网格区域内放置多个测温芯片;针对每个网格区域,获取所述网格区域内各测温芯片测量的测量温度;基于所述网格区域内各测温芯片测量的测量温度,计算得到所述网格区域的均值温度;根据所述网格区域内各测温芯片测量的测量温度与所述网格区域的均值温度,对所述网格区域内各测温芯片进行测温校准。该技术方案可以准确地对各测温芯片进行测温校准且校准成本低,主要用于批量对具有测温功能的芯片进行测温校准。