-
-
公开(公告)号:CN1266872C
公开(公告)日:2006-07-26
申请号:CN02131217.6
申请日:2002-09-13
Applicant: 华为技术有限公司
IPC: H04L7/00
Abstract: 本发明公开了一种通信系统的时间同步方法,其特征在于:设置一个同步脉冲和时间信息产生模块集中产生同步脉冲和时间信息;将产生的同步脉冲按照预定的时间间隔通过硬件直连通道下发到各个业务处理模块,将产生的时间信息在同步脉冲下发的时间间隔内通过管理维护通道下发到各个业务处理模块;业务处理模块将其收到同步脉冲的时刻同步为该同步脉冲与前一个同步脉冲之间收到的时间信息所表示的时刻。本发明所提供的这种通信系统的时间同步方法,具有时间精度高、抗干扰能力强和实现简单的优点。
-
公开(公告)号:CN1652615A
公开(公告)日:2005-08-10
申请号:CN200410004114.X
申请日:2004-02-07
Applicant: 华为技术有限公司
Abstract: 本发明公开了一种移动交换机及其实现方法,其中移动交换机包括中心模块和远端模块;该中心模块和远端模块位于不同的无线网络中,远端模块通过物理链路或通过传输设备接入中心模块,中心模块通过模块间的消息对远端模块进行交换控制和维护管理。所述实现方法为:将远端模块所在无线网络内用户发起的呼叫传送到中心模块;中心模块完成用户鉴权,并根据主、被叫信息判断该呼叫是否为所述远端模块内的呼叫;如果是,则由中心模块控制所述远端模块在其所属的无线网络内进行业务交换,即由该远端模块完成主、被叫间的话路和数据交换;否则,中心模块进行联网操作,完成主、被叫间的话路和数据交换。采用本发明可解决现有技术中使用移动交换机存在成本高的问题。
-
公开(公告)号:CN1463114A
公开(公告)日:2003-12-24
申请号:CN02122031.X
申请日:2002-05-31
Applicant: 华为技术有限公司
Inventor: 李东滨
IPC: H04L7/00
Abstract: 本发明公开了一种基于数字信号处理器同步串行接口的数据发送和接收方法,该方法通过设置通过DSP的同步串行接口发送和接收数据时使用的数据传送同步信号、同步控制中断信号、数据发送缓冲区和接收缓冲区,在数据传送同步信号的控制下,同步串行接口发送模块和发送数据DMA控制器进行数据的发送,同步串行接口接收模块和接收数据DMA控制器进行数据的接收;由同步控制中断信号在数据发送或接收的过程中对DSP的发送和接收数据的DMA控制器、同步串行接口进行数据发送、数据接收的同步控制,并对DSP的CPU进行数据处理监测。这样的同步机制使得对CPU的占用率大大降低;并在时钟信号或帧同步信号错误时,都能使数据传输自动恢复正常。
-
公开(公告)号:CN1885860B
公开(公告)日:2010-10-13
申请号:CN200510077774.5
申请日:2005-06-24
Applicant: 华为技术有限公司
Abstract: 本发明公开了一种单板接口扩展系统和扩展单板接口的方法,该方法将功能单板上由于本板拉手条面板上的空间限制而无法安放的一些必要接口,通过背板走线外引到无源单板的拉手条面板上,廉价且简单有效的解决了功能单板接口众多与其本板拉手条面板上安装空间的相对不足之间的矛盾。同时,无源单板与功能单板一样占用机框上的一个槽位,使机框布局整齐划一。
-
公开(公告)号:CN1885860A
公开(公告)日:2006-12-27
申请号:CN200510077774.5
申请日:2005-06-24
Applicant: 华为技术有限公司
Abstract: 本发明公开了一种单板接口扩展系统和扩展单板接口的方法,该方法将功能单板上由于本板拉手条面板上的空间限制而无法安放的一些必要接口,通过背板走线外引到无源单板的拉手条面板上,廉价且简单有效的解决了功能单板接口众多与其本板拉手条面板上安装空间的相对不足之间的矛盾。同时,无源单板与功能单板一样占用机框上的一个槽位,使机框布局整齐划一。
-
公开(公告)号:CN1269331C
公开(公告)日:2006-08-09
申请号:CN02122031.X
申请日:2002-05-31
Applicant: 华为技术有限公司
Inventor: 李东滨
IPC: H04L7/00
Abstract: 本发明公开了一种基于数字信号处理器同步串行接口的数据发送和接收方法,该方法通过设置通过DSP的同步串行接口发送和接收数据时使用的数据传送同步信号、同步控制中断信号、数据发送缓冲区和接收缓冲区,在数据传送同步信号的控制下,同步串行接口发送模块和发送数据DMA控制器进行数据的发送,同步串行接口接收模块和接收数据DMA控制器进行数据的接收;由同步控制中断信号在数据发送或接收的过程中对DSP的发送和接收数据的DMA控制器、同步串行接口进行数据发送、数据接收的同步控制,并对DSP的CPU进行数据处理监测。这样的同步机制使得对CPU的占用率大大降低;并在时钟信号或帧同步信号错误时,都能使数据传输自动恢复正常。
-
公开(公告)号:CN1482761A
公开(公告)日:2004-03-17
申请号:CN02131217.6
申请日:2002-09-13
Applicant: 华为技术有限公司
IPC: H04L7/00
Abstract: 本发明公开了一种通信系统的时间同步方法,其特征在于:设置一个同步脉冲和时间信息产生模块集中产生同步脉冲和时间信息;将产生的同步脉冲按照预定的时间间隔通过硬件直连通道下发到各个业务处理模块,将产生的时间信息在同步脉冲下发的时间间隔内通过管理维护通道下发到各个业务处理模块;业务处理模块将其收到同步脉冲的时刻同步为该同步脉冲与前一个同步脉冲之间收到的时间信息所表示的时刻。本发明所提供的这种通信系统的时间同步方法,具有时间精度高、抗干扰能力强和实现简单的优点。
-
-
-
-
-
-
-
-