基于FPGA的SOQPSK‑TG信号极化分集接收装置及其方法

    公开(公告)号:CN104079518B

    公开(公告)日:2017-04-19

    申请号:CN201410348436.X

    申请日:2014-07-21

    摘要: 本发明公开一种SOQPSK‑TG信号极化分集接收方法,包括:采用两路模数转换器ADC分别将接收的左旋极化和右旋极化信号转换为数字信号;利用自动增益控制环路使两路数字信号幅度恒定或处于阈值区间;通过差模环跟踪增益后的两路数字信号的频差和相差,完成两路数字信号的同频同相锁定;采用最大比合并,取得平均信噪比增益;跟踪多普勒频移,进行载波恢复;进行位定时时钟恢复,跟踪接收机和发射机之间存在的时钟相移和频移。本发明还公开一种基于FPGA的SOQPSK‑TG信号调制及其极化分集接收装置。本发明提供的调制及接收装置利用SOQPSK‑TG的恒包络、高频谱利用率特点以满足现代卫星通信需求,并且引入极化分集接收技术,克服传统接收体制存在的深零点影响,提高了系统性能。

    一种16QAM解调同步方法
    2.
    发明公开

    公开(公告)号:CN104821871A

    公开(公告)日:2015-08-05

    申请号:CN201510107871.8

    申请日:2015-03-11

    发明人: 李畅 樊涛 王旭东

    IPC分类号: H04L7/033 H04L27/34

    摘要: 本发明提供了一种16QAM解调同步方法,包括以下步骤:(1)在传统QPSK的科斯塔斯环路上增加功率检测技术,完成载波恢复;(2)对同相正交分量信号分别进行匹配滤波,减小噪声影响,为位同步做准备;(3)对同相正交信号通过“迟早门”进行位定时恢复;(4)设置门限对两路信号分别进行抽样判决和4-2电平转换得到并行信号;(5)对并行信号进行差分译码和并串转换后,恢复出原始信号。本发明引入的新型载波同步技术,利用锁相环完成载波恢复,在传统的科斯塔斯环的基础上,增加功率检测技术,保证鉴相器的线性输出,提高了跟踪精度和速度,并且已经通过FPGA硬件验证。

    基于FPGA的SOQPSK-TG信号极化分集接收装置及其方法

    公开(公告)号:CN104079518A

    公开(公告)日:2014-10-01

    申请号:CN201410348436.X

    申请日:2014-07-21

    发明人: 王旭东 樊涛 陈雨

    摘要: 本发明公开一种SOQPSK-TG信号极化分集接收方法,包括:采用两路模数转换器ADC分别将接收的左旋极化和右旋极化信号转换为数字信号;利用自动增益控制环路使两路数字信号幅度恒定或处于阈值区间;通过差模环跟踪增益后的两路数字信号的频差和相差,完成两路数字信号的同频同相锁定;采用最大比合并,取得平均信噪比增益;跟踪多普勒频移,进行载波恢复;进行位定时时钟恢复,跟踪接收机和发射机之间存在的时钟相移和频移。本发明还公开一种基于FPGA的SOQPSK-TG信号调制及其极化分集接收装置。本发明提供的调制及接收装置利用SOQPSK-TG的恒包络、高频谱利用率特点以满足现代卫星通信需求,并且引入极化分集接收技术,克服传统接收体制存在的深零点影响,提高了系统性能。

    一种16QAM解调同步方法
    4.
    发明授权

    公开(公告)号:CN104821871B

    公开(公告)日:2018-03-02

    申请号:CN201510107871.8

    申请日:2015-03-11

    发明人: 李畅 樊涛 王旭东

    IPC分类号: H04L7/033 H04L27/34

    摘要: 本发明提供了一种16QAM解调同步方法,包括以下步骤:(1)在传统QPSK的科斯塔斯环路上增加功率检测技术,完成载波恢复;(2)对同相正交分量信号分别进行匹配滤波,减小噪声影响,为位同步做准备;(3)对同相正交信号通过“迟早门”进行位定时恢复;(4)设置门限对两路信号分别进行抽样判决和4‑2电平转换得到并行信号;(5)对并行信号进行差分译码和并串转换后,恢复出原始信号。本发明引入的新型载波同步技术,利用锁相环完成载波恢复,在传统的科斯塔斯环的基础上,增加功率检测技术,保证鉴相器的线性输出,提高了跟踪精度和速度,并且已经通过FPGA硬件验证。