-
公开(公告)号:CN118590059A
公开(公告)日:2024-09-03
申请号:CN202411054007.1
申请日:2024-08-02
申请人: 厦门意行半导体科技有限公司
摘要: 本发明公开了一种PLL频率合成器,其包括鉴频鉴相器PFD、电荷泵CP、环路滤波器LF、压控振荡器VCO、分频器DIV、频率检测器FC和参考杂散滤波器SFP;鉴频鉴相器PFD、电荷泵CP、环路滤波器LF、压控振荡器VCO和分频器DIV依次连接,参考杂散滤波器SFP串联在电荷泵CP和环路滤波器LF之间或者参考杂散滤波器SFP串联在环路滤波器LF和压控振荡器VCO之间,频率检测器FC连接参考杂散滤波器SFP,频率检测器FC和鉴频鉴相器PFD接入参考频率信号Fref。本发明能有效降低参考频率杂散。
-
公开(公告)号:CN220234699U
公开(公告)日:2023-12-22
申请号:CN202322193227.X
申请日:2023-08-15
申请人: 厦门意行半导体科技有限公司
摘要: 本实用新型涉及数据通信领域,具体涉及一种数据恢复电路,包括第一相位检测模块、第二相位检测模块、频率检测模块、第一电荷泵模块、第二电荷泵模块、第三电荷泵模块和压控振荡器;外部信号与第一相位检测模块和第二相位检测模块电性连接,频率检测模块的输入端与第一相位检测模块和第二相位检测模块的输出端电性连接,频率检测模块的输出端与第一电荷泵模块的输入端电性连接,第二相位检测模块的输出端与第二电荷泵模块、频率检测模块和第三电荷泵模块的输入端电性连接,压控振荡器的输出端与第一相位检测模块和第二相位检测模块的时钟输入端电性连接,第三电荷泵模块对第一电荷泵模块全面关闭时输出之路上的漏电影响进行补偿,减低误码率。
-