基于BURST和流水线的CPU和FPGA接口方法

    公开(公告)号:CN102508798A

    公开(公告)日:2012-06-20

    申请号:CN201110315468.6

    申请日:2011-10-18

    IPC分类号: G06F13/20

    摘要: 本发明公开了一种基于BURST和流水线的CPU和FPGA接口方法,适合用于CPU和FPGA需要有大量数据进行交互的各种场合。其特征在于:主要是CPU采用了BUSRT方式对FPGA进行读写,在FPGA采用了内部地址寄存器的方式,实际的读写地址采用的是FPGA内部地址寄存器。本发明解决了现有技术中CPU和FPGA之间有大量的数据需要进行交互,但是两者之间的交换效率较低,不能满足实际使用需要的问题,提出了一种CPU采用BURST方式结合流水线技术对FPGA进行读写的方法,采用这种方式能够大大的降低了CPU读写FPGA所需要的时间,提高CPU读写FPGA的效率。

    带功率要求的强电开关量输入模块

    公开(公告)号:CN101630829A

    公开(公告)日:2010-01-20

    申请号:CN200910184443.X

    申请日:2009-08-12

    IPC分类号: H02H1/00

    摘要: 本发明公开了一种带功率要求的强电开关量输入模块,其特征在于:包括光耦隔离开入电路:用于电平门槛识别及确定延时动作;功率消耗电路:用于在延时阶段发生功率消耗,并在光耦隔离开入电路动作后自动断开。本发明的带功率要求的强电开关量输入模块,设计电路简单,采用独立元器件和光耦完成,在满足确定延时、确定门槛和确定功耗的前提下,使功率消耗仅发生在延时过程中,可以有效解决发热问题,模块回路可以方便集成到继电保护装置的开关量输入模件中。

    基于BURST和流水线的CPU和FPGA接口方法

    公开(公告)号:CN102508798B

    公开(公告)日:2014-12-31

    申请号:CN201110315468.6

    申请日:2011-10-18

    IPC分类号: G06F13/20

    摘要: 本发明公开了一种基于BURST和流水线的CPU和FPGA接口方法,适合用于CPU和FPGA需要有大量数据进行交互的各种场合。其特征在于:主要是CPU采用了BUSRT方式对FPGA进行读写,在FPGA采用了内部地址寄存器的方式,实际的读写地址采用的是FPGA内部地址寄存器。本发明解决了现有技术中CPU和FPGA之间有大量的数据需要进行交互,但是两者之间的交换效率较低,不能满足实际使用需要的问题,提出了一种CPU采用BURST方式结合流水线技术对FPGA进行读写的方法,采用这种方式能够大大的降低了CPU读写FPGA所需要的时间,提高CPU读写FPGA的效率。

    带功率要求的强电开关量输入模块

    公开(公告)号:CN101630829B

    公开(公告)日:2011-07-27

    申请号:CN200910184443.X

    申请日:2009-08-12

    IPC分类号: H02H1/00

    摘要: 本发明公开了一种带功率要求的强电开关量输入模块,其特征在于:包括光耦隔离开入电路:用于电平门槛识别及确定延时动作;功率消耗电路:用于在延时阶段发生功率消耗,并在光耦隔离开入电路动作后自动断开。本发明的带功率要求的强电开关量输入模块,设计电路简单,采用独立元器件和光耦完成,在满足确定延时、确定门槛和确定功耗的前提下,使功率消耗仅发生在延时过程中,可以有效解决发热问题,模块回路可以方便集成到继电保护装置的开关量输入模件中。

    基于多端自适应采样同步方法的光纤纵差保护装置

    公开(公告)号:CN101159373A

    公开(公告)日:2008-04-09

    申请号:CN200710021672.0

    申请日:2007-04-23

    IPC分类号: H02H3/46 H02H3/26 G01R19/25

    摘要: 本发明涉及一种基于多端自适应采样同步方法的光纤纵差保护装置,包括主控模件、交流模件、面板模件、电源模件,上述的面板模件包括按键、液晶显示器、信号灯,其特征在于:上述的主控模件包括PowerPC处理器、CPU、A/D转换器、DRAM存储器、FLASH存储器、滤波器;上述的交流模件包括电信号转换器。采用多端自适应采样同步算法确定采样误差,自适应主从来调整采样频率达到采样同步。本发明在同一套保护装置内采样率基本保持稳定,能保证采样同步,且同一套数据采集系统既可以提供差动保护功能,也可以提供距离保护等其他保护功能。从而达到同一装置不仅包括差动保护,同时可以包括其他保护功能,实现有效完备的保护。

    嵌入式多机系统文件自修复下载方法

    公开(公告)号:CN102158304A

    公开(公告)日:2011-08-17

    申请号:CN201010584858.9

    申请日:2010-12-13

    IPC分类号: H04L1/00 H04L12/56 H04L29/08

    摘要: 本发明公开了一种嵌入式多机系统文件可自修复下载方法,CPU模件与主机前置模件链接后,通过“路由字节”、“转发标识”和“目标端口号”实现多机系统之间的内部信息交互。CPU模件分别对进行FPGA程序、应用程序、配置文件进行CRC校核、下载和固化,传输过程中采用每帧返回校验方式,若未收到确认报文,则自动重新发送,若多次失败,则提示相关告警信息,在FPGA配置程序、应用程序、配置文件三个部分核对、下载、固化完成后,FPGA模件重新启动并再次校核程序后执行更新后的程序。本发明中当下载过程出现异常后,在装置最新上电后可以自动修复因传输过程中造成数据不完整、不正确的程序文件。

    基于多端自适应采样同步方法的光纤纵差保护装置

    公开(公告)号:CN101159373B

    公开(公告)日:2010-05-19

    申请号:CN200710021672.0

    申请日:2007-04-23

    IPC分类号: H02H3/46 H02H3/26 G01R19/25

    摘要: 本发明涉及一种基于多端自适应采样同步方法的光纤纵差保护装置,包括主控模件、交流模件、面板模件、电源模件,上述的面板模件包括按键、液晶显示器、信号灯,其特征在于:上述的主控模件包括PowerPC处理器、CPU、A/D转换器、DRAM存储器、FLASH存储器、二阶RC无源低通滤波器;上述的交流模件包括电信号转换器。采用多端自适应采样同步算法确定采样误差,自适应主从来调整采样频率达到采样同步。本发明在同一套保护装置内采样率基本保持稳定,能保证采样同步,且同一套数据采集系统既可以提供差动保护功能,也可以提供距离保护等其他保护功能。从而达到同一装置不仅包括差动保护,同时可以包括其他保护功能,实现有效完备的保护。

    嵌入式多机系统文件自修复下载方法

    公开(公告)号:CN102158304B

    公开(公告)日:2013-07-10

    申请号:CN201010584858.9

    申请日:2010-12-13

    IPC分类号: H04L1/00 H04L12/70 H04L29/08

    摘要: 本发明公开了一种嵌入式多机系统文件可自修复下载方法,CPU模件与主机前置模件链接后,通过“路由字节”、“转发标识”和“目标端口号”实现多机系统之间的内部信息交互。CPU模件分别对进行FPGA程序、应用程序、配置文件进行CRC校核、下载和固化,传输过程中采用每帧返回校验方式,若未收到确认报文,则自动重新发送,若多次失败,则提示相关告警信息,在FPGA配置程序、应用程序、配置文件三个部分核对、下载、固化完成后,FPGA模件重新启动并再次校核程序后执行更新后的程序。本发明中当下载过程出现异常后,在装置最新上电后可以自动修复因传输过程中造成数据不完整、不正确的程序文件。

    自动装置运行灯的脉冲式驱动电路

    公开(公告)号:CN101631412A

    公开(公告)日:2010-01-20

    申请号:CN200910184444.4

    申请日:2009-08-12

    IPC分类号: H05B37/02 G05B19/02

    CPC分类号: Y02B20/42

    摘要: 本发明提供一种自动装置运行灯的脉冲式驱动电路,包括运行灯、运行灯的驱动模块、自动装置的MCU、MPU或BUF,其特征在于:所述MCU、MPU或BUF可过I/O管脚始终输出一定频率的脉冲信号,在所述MCU、MPU或BUF与驱动模块之间连接有电容C1,在电容C1与驱动模块之间的任意接点A通过电阻R3接地。本发明采用电阻、电容、二极管搭建外围电路,易于实现;造价小,收效大;功耗小,运行稳定。