一种双缓冲IRIG-B码产生方法

    公开(公告)号:CN111913523B

    公开(公告)日:2024-05-07

    申请号:CN202010568359.4

    申请日:2020-06-19

    Abstract: 本发明涉及一种双缓冲IRIG‑B码产生方法,包括如下步骤:在FPGA中设置两个深度为128位、宽为1的FIFO作为B码码元的双缓冲,并均初始化为空闲状态,此时秒信号触发标志为0,在当前秒信号时刻,CPU中产生一组B码码元内容,在当前秒信号后500ms时刻,CPU侧将该组B码码元通过IO口写入到FPGA的FIFO中,在写入过程中,FPGA随机选择一个空闲状态的FIFO来存储该组B码码元,该空闲状态的FIFO变为存储态,将秒信号触发标志设置为1,FPGA侧触发产生本秒B码时帧。本发明能够使码元的前沿和后沿均在FPGA中产生,不需要CPU响应10ms中断,减轻CPU负荷,具有精度高、可靠性高、便于实现的特点。

    一种双缓冲IRIG-B码产生方法

    公开(公告)号:CN111913523A

    公开(公告)日:2020-11-10

    申请号:CN202010568359.4

    申请日:2020-06-19

    Abstract: 本发明涉及一种双缓冲IRIG-B码产生方法,包括如下步骤:在FPGA中设置两个深度为128位、宽为1的FIFO作为B码码元的双缓冲,并均初始化为空闲状态,此时秒信号触发标志为0,在当前秒信号时刻,CPU中产生一组B码码元内容,在当前秒信号后500ms时刻,CPU侧将该组B码码元通过IO口写入到FPGA的FIFO中,在写入过程中,FPGA随机选择一个空闲状态的FIFO来存储该组B码码元,该空闲状态的FIFO变为存储态,将秒信号触发标志设置为1,FPGA侧触发产生本秒B码时帧。本发明能够使码元的前沿和后沿均在FPGA中产生,不需要CPU响应10ms中断,减轻CPU负荷,具有精度高、可靠性高、便于实现的特点。

    一种尾纤防误断连接装置及其使用方法

    公开(公告)号:CN117950128A

    公开(公告)日:2024-04-30

    申请号:CN202410180799.0

    申请日:2024-02-18

    Abstract: 本发明公开了一种尾纤防误断连接装置,包括耦合器和尾纤接头,所述耦合器端部设有对接部,对接部中心开设有与光纤端头配合的对接孔,尾纤接头的端部设有套接部,光纤安装在套接部的中心;套接部螺纹套设在对接部上;所述耦合器内设有读卡器、控制器和蓄电池;读卡器与控制器相连,外置的手持终端钥匙与读卡器识别配对;所述套接部内设有电动锁具,电动锁具的锁舌与耦合器端部设置的锁扣相配合;电动锁具与控制器相连。本装置能提高尾纤连接的稳定性,并通过电动锁具提供二次物理闭锁,从而显著提高尾纤连接的安全性,使本装置具备更强的智能防误断通信功能。

    通信端口浪涌保护电路
    7.
    发明公开

    公开(公告)号:CN109672157A

    公开(公告)日:2019-04-23

    申请号:CN201811567893.2

    申请日:2018-12-21

    Abstract: 本发明公开了通信端口浪涌保护电路,包括通信终端接口及其匹配电容电阻、网络变压器、网络芯片;通信终端接口连接的网络变压器的次级中心抽头的公共端连接气体放电管;网络变压器的初级线圈与网络芯片的网络数据接口处连接TVS管集成阵列,数据接口的TX+与TX-之间连接一个TVS管集成阵列,RX+与RX-之间连接一个TVS管集成阵列。本发明采用在通信终端输出电路的前级部分加一个气体放电管实现对大部分雷击浪涌能量进行泄放,在通信终端抗雷击浪涌的后级保护电路中加TVS管集成阵列实现对雷击浪涌能量残余能量再次进行泄放,达到保护后面网络接口芯片的目的,电路结构简单,成本低,易实现。

    一种基于物联网云平台的前端系统及设计方法

    公开(公告)号:CN109471629A

    公开(公告)日:2019-03-15

    申请号:CN201811288057.0

    申请日:2018-10-31

    Abstract: 本发明公开了一种基于物联网云平台的前端系统及设计方法,使用前端开发的前沿技术,结合所需的框架,库和插件,对其进行整合;数据展示部分使用折线图,并可以对最近一天、一周、一月的数据进行查询;标记设备所在地,提供便捷方式进入查看数据详情;对于错误处理进行友好提示,提升用户体验;处理主流浏览器兼容性,进行响应式布局开发;对设备和传感器的增删改查分开处理,用户可以自定义传感器的名称,类型,单位。本发明系统的设计主要实现展示和控制功能,同时兼顾用户良好的体验。PC前端作为有效控制端,可以展示设备的信息,在开发者中心可以控制设备,完成所需操作。数据的展示和设备操作都具有可扩展性,后期易于维护。

    一种数据集中器
    9.
    发明授权

    公开(公告)号:CN109830095B

    公开(公告)日:2020-09-11

    申请号:CN201910070882.1

    申请日:2019-01-25

    Abstract: 本发明公开了一种数据集中器,包括集中器本体,本体的硬件包括连接有LORA模块的MCU、接口模块、外部传感器接口模块、稳压模块、SIM Card卡槽、通信模块、ASM1117模块、um220_iv模块、屏幕接口模块、TPD4E1U06DBVR接口模块、MICRO_USB_TYPEB模块、TXS0108模块、指示灯、EC20模块,本发明以STM32H743IIT6作为主控芯片,通过LORA模块接收外部传感器传输回的信息,将数据显示在串口屏幕上并对传感器数具做出预测,将处理好的数据发到云服务器上,价格低,抗干扰能力强,广泛应用于恶劣的环境;体积小、重量轻、具有良好的可靠性、模块集成度高、稳定性好。

    一种数据集中器
    10.
    发明公开

    公开(公告)号:CN109830095A

    公开(公告)日:2019-05-31

    申请号:CN201910070882.1

    申请日:2019-01-25

    Abstract: 本发明公开了一种数据集中器,包括集中器本体,本体的硬件包括连接有LORA模块的MCU、接口模块、外部传感器接口模块、稳压模块、SIM Card卡槽、通信模块、ASM1117模块、um220_iv模块、屏幕接口模块、TPD4E1U06DBVR接口模块、MICRO_USB_TYPEB模块、TXS0108模块、指示灯、EC20模块,本发明以STM32H743IIT6作为主控芯片,通过LORA模块接收外部传感器传输回的信息,将数据显示在串口屏幕上并对传感器数具做出预测,将处理好的数据发到云服务器上,价格低,抗干扰能力强,广泛应用于恶劣的环境;体积小、重量轻、具有良好的可靠性、模块集成度高、稳定性好。

Patent Agency Ranking