一种动态局部可重构的嵌入式数据控制器芯片的实现方法

    公开(公告)号:CN101436225A

    公开(公告)日:2009-05-20

    申请号:CN200810243670.0

    申请日:2008-12-11

    Abstract: 本发明公开了一种动态局部可重构的嵌入式数据控制器芯片的实现方法。本发明采用FPGA芯片实现动态局部可重构嵌入式数据控制器芯片。支持IBM开发的CoreConnect总线的标准。CoreConnect技术使多个芯片核(IP Core)相互连接成为一个完整的新芯片成为可能。本发明实现的可重构嵌入式数据控制器芯片采用CoreConnect总线架构,采用PLB总线连接高性能的处理器核、内存控制器以及基本的外围的芯片核,可重构部分通过OPB总线进行连接。可重构部分既可是外围设备的芯片核,也可是底层算法核,而其他逻辑部分保持不变。在可重构模块占有宽度内的所有器件资源都属于可重构模块所有,可重构模块的边界必须是确定不变的。当模块间有通讯时,在边界上使用Bus Macro。

    一种电力专用串行实时总线的通信方法

    公开(公告)号:CN101867452B

    公开(公告)日:2013-07-17

    申请号:CN201010198107.3

    申请日:2010-06-10

    Abstract: 本发明公开了一种电力专用串行实时总线的通信方法,包括以下步骤:1)物理层线路编码采用CMI传号反转码或4B5B编解码,串行数据收发,收端采用数字锁相环从接收码流中进行时钟提取;2)链路层采用HDLC高级数据链路控制协议,实现数据帧生成,CRC硬件校验,标志时间信息;3)接口控制层实现和上层DSP或CPU等处理器之间的互联接口,将传输信道挂载到处理器外部总线上,为处理器扩展若干个专用串行数据总线;实现数据缓冲,发送命令控制,接收状态反馈功能。本发明采用串行通信技术,差分信号传输,接收端自动提取时钟,抗干扰能力强,不容易产生误码。

    自适应识别GPS输入信号的对时方法

    公开(公告)号:CN102156404B

    公开(公告)日:2012-10-03

    申请号:CN201010590838.2

    申请日:2010-12-16

    Abstract: 本发明自适应识别GPS输入信号的对时方法,涉及利用GPS实现电力系统继电保护及自动装置的精确对时的技术,其针对GPS对数信号进行判断,并且将该GPS对时信号统一为同步的PPS信号发出,实现多种类型GPS对时信号的自适应,一套设备可适应多种场合,适用性强,降低了设备投入;其利用装置中已有的FPGA实现该功能,在不增加任何硬件成本的前提下解决了变电站使用的GPS对时信息各不相同的问题;当IRIG-B信号与脉冲信号同时存在时,优选信息含量更多的IRIG-B信号作为基准进行相应PPS脉冲的输出,提高系统的稳定性和精度;并且在GPS信号丢失情况下能够按照原有时钟进行PPS脉冲发送,确保系统正常运行。

    一种电力专用串行实时总线的通信方法

    公开(公告)号:CN101867452A

    公开(公告)日:2010-10-20

    申请号:CN201010198107.3

    申请日:2010-06-10

    Abstract: 本发明公开了一种电力专用串行实时总线的通信方法,包括以下步骤:1)物理层线路编码采用CMI传号反转码或4B5B编解码,串行数据收发,收端采用数字锁相环从接收码流中进行时钟提取;2)链路层采用HDLC高级数据链路控制协议,实现数据帧生成,CRC硬件校验,标志时间信息;3)接口控制层实现和上层DSP或CPU等处理器之间的互联接口,将传输信道挂载到处理器外部总线上,为处理器扩展若干个专用串行数据总线;实现数据缓冲,发送命令控制,接收状态反馈功能。本发明采用串行通信技术,差分信号传输,接收端自动提取时钟,抗干扰能力强,不容易产生误码。

    自适应识别GPS输入信号的对时方法

    公开(公告)号:CN102156404A

    公开(公告)日:2011-08-17

    申请号:CN201010590838.2

    申请日:2010-12-16

    Abstract: 本发明自适应识别GPS输入信号的对时方法,涉及利用GPS实现电力系统继电保护及自动装置的精确对时的技术,其针对GPS对数信号进行判断,并且将该GPS对时信号统一为同步的PPS信号发出,实现多种类型GPS对时信号的自适应,一套设备可适应多种场合,适用性强,降低了设备投入;其利用装置中已有的FPGA实现该功能,在不增加任何硬件成本的前提下解决了变电站使用的GPS对时信息各不相同的问题;当IRIG-B信号与脉冲信号同时存在时,优选信息含量更多的IRIG-B信号作为基准进行相应PPS脉冲的输出,提高系统的稳定性和精度;并且在GPS信号丢失情况下能够按照原有时钟进行PPS脉冲发送,确保系统正常运行。

    一种动态局部可重构嵌入式数据控制器芯片的实现方法

    公开(公告)号:CN101436225B

    公开(公告)日:2010-09-15

    申请号:CN200810243670.0

    申请日:2008-12-11

    Abstract: 本发明公开了一种动态局部可重构的嵌入式数据控制器芯片的实现方法。本发明采用FPGA芯片实现动态局部可重构嵌入式数据控制器芯片。支持IBM开发的CoreConnect总线的标准。CoreConnect技术使多个芯片核(IP Core)相互连接成为一个完整的新芯片成为可能。本发明实现的可重构嵌入式数据控制器芯片采用CoreConnect总线架构,采用PLB总线连接高性能的处理器核、内存控制器以及基本的外围的芯片核,可重构部分通过OPB总线进行连接。可重构部分既可是外围设备的芯片核,也可是底层算法核,而其他逻辑部分保持不变。在可重构模块占有宽度内的所有器件资源都属于可重构模块所有,可重构模块的边界必须是确定不变的。当模块间有通讯时,在边界上使用Bus Macro。

Patent Agency Ranking