-
公开(公告)号:CN101436225A
公开(公告)日:2009-05-20
申请号:CN200810243670.0
申请日:2008-12-11
IPC: G06F17/50
Abstract: 本发明公开了一种动态局部可重构的嵌入式数据控制器芯片的实现方法。本发明采用FPGA芯片实现动态局部可重构嵌入式数据控制器芯片。支持IBM开发的CoreConnect总线的标准。CoreConnect技术使多个芯片核(IP Core)相互连接成为一个完整的新芯片成为可能。本发明实现的可重构嵌入式数据控制器芯片采用CoreConnect总线架构,采用PLB总线连接高性能的处理器核、内存控制器以及基本的外围的芯片核,可重构部分通过OPB总线进行连接。可重构部分既可是外围设备的芯片核,也可是底层算法核,而其他逻辑部分保持不变。在可重构模块占有宽度内的所有器件资源都属于可重构模块所有,可重构模块的边界必须是确定不变的。当模块间有通讯时,在边界上使用Bus Macro。
-
公开(公告)号:CN117878836A
公开(公告)日:2024-04-12
申请号:CN202410269281.4
申请日:2024-03-11
Applicant: 国电南瑞科技股份有限公司 , 国网电力科学研究院有限公司 , 国网山东省电力公司超高压公司
Abstract: 一种基于脉冲电流信号特征的变压器主动保护方法及保护装置,采集安装在铁心接地线和/或套管末屏接地线处的高频脉冲电流传感器输出的数字式脉冲电流信号;依据电流信号瞬时值是否达到保护启动门槛来判断主动保护是否启动,依据当前时间与前一次放电时间的时间差来判断保护是否返回;依据脉冲电流信号的最大幅值、最大幅值的增长率、放电脉冲次数及放电脉冲平均相位判断是否是异常事件;最后,依据设定时间内的异常事件数来判断保护是否动作。本发明能对变压器内的严重放电缺陷进行辨识并主动采取保护措施,有效避免严重放电缺陷进一步发展成为电弧击穿故障。
-
公开(公告)号:CN101867452B
公开(公告)日:2013-07-17
申请号:CN201010198107.3
申请日:2010-06-10
Applicant: 国网电力科学研究院
IPC: H04L1/00
Abstract: 本发明公开了一种电力专用串行实时总线的通信方法,包括以下步骤:1)物理层线路编码采用CMI传号反转码或4B5B编解码,串行数据收发,收端采用数字锁相环从接收码流中进行时钟提取;2)链路层采用HDLC高级数据链路控制协议,实现数据帧生成,CRC硬件校验,标志时间信息;3)接口控制层实现和上层DSP或CPU等处理器之间的互联接口,将传输信道挂载到处理器外部总线上,为处理器扩展若干个专用串行数据总线;实现数据缓冲,发送命令控制,接收状态反馈功能。本发明采用串行通信技术,差分信号传输,接收端自动提取时钟,抗干扰能力强,不容易产生误码。
-
公开(公告)号:CN102156404B
公开(公告)日:2012-10-03
申请号:CN201010590838.2
申请日:2010-12-16
Applicant: 国网电力科学研究院
IPC: G04G7/02
Abstract: 本发明自适应识别GPS输入信号的对时方法,涉及利用GPS实现电力系统继电保护及自动装置的精确对时的技术,其针对GPS对数信号进行判断,并且将该GPS对时信号统一为同步的PPS信号发出,实现多种类型GPS对时信号的自适应,一套设备可适应多种场合,适用性强,降低了设备投入;其利用装置中已有的FPGA实现该功能,在不增加任何硬件成本的前提下解决了变电站使用的GPS对时信息各不相同的问题;当IRIG-B信号与脉冲信号同时存在时,优选信息含量更多的IRIG-B信号作为基准进行相应PPS脉冲的输出,提高系统的稳定性和精度;并且在GPS信号丢失情况下能够按照原有时钟进行PPS脉冲发送,确保系统正常运行。
-
公开(公告)号:CN101867452A
公开(公告)日:2010-10-20
申请号:CN201010198107.3
申请日:2010-06-10
Applicant: 国网电力科学研究院
IPC: H04L1/00
Abstract: 本发明公开了一种电力专用串行实时总线的通信方法,包括以下步骤:1)物理层线路编码采用CMI传号反转码或4B5B编解码,串行数据收发,收端采用数字锁相环从接收码流中进行时钟提取;2)链路层采用HDLC高级数据链路控制协议,实现数据帧生成,CRC硬件校验,标志时间信息;3)接口控制层实现和上层DSP或CPU等处理器之间的互联接口,将传输信道挂载到处理器外部总线上,为处理器扩展若干个专用串行数据总线;实现数据缓冲,发送命令控制,接收状态反馈功能。本发明采用串行通信技术,差分信号传输,接收端自动提取时钟,抗干扰能力强,不容易产生误码。
-
公开(公告)号:CN119602996A
公开(公告)日:2025-03-11
申请号:CN202411583075.7
申请日:2024-11-07
Applicant: 国网电力科学研究院有限公司 , 国家电网有限公司西南分部 , 国电南瑞科技股份有限公司
Abstract: 本发明公开了一种基于动态加密的安控系统2M通信加密方法及系统,通过结合对称加密的高效性和非对称加密的安全性,实现站间2M通信数据的加解密。安控系统通信接口转换装置包括:中央处理器CPU、现场可编程逻辑门阵列FPGA、以太网PHY物理层芯片等。通信接口转换装置的FPGA集成通信加解密IP核,负责实现应用通信数据加解密、共享会话密钥的生成、动态更新及校验过程,提高通信的可靠性和安全性;CPU通过并行总线与FPGA连接,负责接口转换应用层数据的拆解包与组包处理功能。本发明提到的采用对称加密与非对称加密相结合,以及密钥动态更新的方法,适用于实际工程,能够解决常规通信中的安全问题及重放攻击问题,提高了系统的安全可靠性。
-
公开(公告)号:CN117878836B
公开(公告)日:2024-05-31
申请号:CN202410269281.4
申请日:2024-03-11
Applicant: 国电南瑞科技股份有限公司 , 国网电力科学研究院有限公司 , 国网山东省电力公司超高压公司
Abstract: 一种基于脉冲电流信号特征的变压器主动保护方法及保护装置,采集安装在铁心接地线和/或套管末屏接地线处的高频脉冲电流传感器输出的数字式脉冲电流信号;依据电流信号瞬时值是否达到保护启动门槛来判断主动保护是否启动,依据当前时间与前一次放电时间的时间差来判断保护是否返回;依据脉冲电流信号的最大幅值、最大幅值的增长率、放电脉冲次数及放电脉冲平均相位判断是否是异常事件;最后,依据设定时间内的异常事件数来判断保护是否动作。本发明能对变压器内的严重放电缺陷进行辨识并主动采取保护措施,有效避免严重放电缺陷进一步发展成为电弧击穿故障。
-
公开(公告)号:CN115693603A
公开(公告)日:2023-02-03
申请号:CN202211444578.7
申请日:2022-11-18
Applicant: 国电南瑞科技股份有限公司 , 国电南瑞南京控制系统有限公司 , 国网电力科学研究院有限公司 , 国网山东省电力公司电力科学研究院 , 国网上海能源互联网研究院有限公司
Abstract: 本发明公开了一种电力二次设备开关电源输出失电保护电路及方法,包括储能用超级电容、充电回路、第一释放回路和第一电压监测控制电路;储能用超级电容用于储能;充电回路的一端与开关电源的输出端连接,其另一端与储能用超级电容连接,用于对储能用超级电容充电;第一释放回路的一端与开关电源的输出端连接,其另一端与储能用超级电容连接;第一电压监测控制电路与第一释放回路并联,用于对第一释放回路两端的电压值进行监测,该第一电压监测控制电路包括一控制端,控制端用于根据第一释放回路两端的电压值判断开关电源输出是否失电,当开关电源输出失电时,对第一释放回路进行控制,使储能用超级电容通过第一释放回路给负载供能。
-
公开(公告)号:CN102156404A
公开(公告)日:2011-08-17
申请号:CN201010590838.2
申请日:2010-12-16
Applicant: 国网电力科学研究院
IPC: G04G7/02
Abstract: 本发明自适应识别GPS输入信号的对时方法,涉及利用GPS实现电力系统继电保护及自动装置的精确对时的技术,其针对GPS对数信号进行判断,并且将该GPS对时信号统一为同步的PPS信号发出,实现多种类型GPS对时信号的自适应,一套设备可适应多种场合,适用性强,降低了设备投入;其利用装置中已有的FPGA实现该功能,在不增加任何硬件成本的前提下解决了变电站使用的GPS对时信息各不相同的问题;当IRIG-B信号与脉冲信号同时存在时,优选信息含量更多的IRIG-B信号作为基准进行相应PPS脉冲的输出,提高系统的稳定性和精度;并且在GPS信号丢失情况下能够按照原有时钟进行PPS脉冲发送,确保系统正常运行。
-
公开(公告)号:CN101436225B
公开(公告)日:2010-09-15
申请号:CN200810243670.0
申请日:2008-12-11
IPC: G06F17/50
Abstract: 本发明公开了一种动态局部可重构的嵌入式数据控制器芯片的实现方法。本发明采用FPGA芯片实现动态局部可重构嵌入式数据控制器芯片。支持IBM开发的CoreConnect总线的标准。CoreConnect技术使多个芯片核(IP Core)相互连接成为一个完整的新芯片成为可能。本发明实现的可重构嵌入式数据控制器芯片采用CoreConnect总线架构,采用PLB总线连接高性能的处理器核、内存控制器以及基本的外围的芯片核,可重构部分通过OPB总线进行连接。可重构部分既可是外围设备的芯片核,也可是底层算法核,而其他逻辑部分保持不变。在可重构模块占有宽度内的所有器件资源都属于可重构模块所有,可重构模块的边界必须是确定不变的。当模块间有通讯时,在边界上使用Bus Macro。
-
-
-
-
-
-
-
-
-