混合型DAC电容阵列结构
    3.
    发明公开

    公开(公告)号:CN104734718A

    公开(公告)日:2015-06-24

    申请号:CN201510055601.7

    申请日:2015-02-03

    IPC分类号: H03M1/38

    摘要: 本发明公开了一种混合型DAC电容阵列结构,包括n个C2C电容阵列单元、m个二进制电容阵列单元、一个冗余电容,n个C2C电容阵列单元中第1个比特对应的节点与冗余电容相连接,为电容阵列结构的输入端,第n个比特对应的节点与第n+1个比特到第n+m个比特对应的节点相连,为电容阵列结构的输出端,每个节点下端的电容的下极板连接一个选择开关。本发明将C2C电容阵列单元和二进制电容阵列单元相结合,从而兼有了二进制权重电容阵列结构精度高、带衰减电容阵列结构功耗低的优点,通过控制C2C电容阵列单元和二进制电容阵列单元的组成比例,能更好的满足各种模拟电子设备对低功耗、高精度的需求。

    低噪声泄露的MASHΔΣ调制器

    公开(公告)号:CN114900189B

    公开(公告)日:2024-05-31

    申请号:CN202210401896.9

    申请日:2022-04-15

    IPC分类号: H03M3/00

    摘要: 一种低噪声泄露的MASHΔ∑调制器,包含两级级联的第一级环路、第二级环路和数字滤波器,第一级环路采用离散时间结构,第二级环路为以更高时钟频率运行的连续时间结构,后端数字滤波器根据两个环路中的信号传递函数和噪声传递函数进行匹配:第一级环路的噪声传递函数#imgabs0#L1表示第一级环路的阶数,第二级环路的信号传递函数STF2a(z)=1,则第一级数字滤波器传递函数H1(z)=1,第二级数字滤波器传递函数#imgabs1#或者第二级环路的信号传递函#imgabs2#L2表示第二级环路的阶数,则第一级数字滤波器传递函数#imgabs3#第二级数字滤波器传递函数仍为#imgabs4#按上述的条件对数字滤波器进行设置即可消除第一级量化误差E1。对噪声泄露敏感度低;同时有效地提高了系统的等效OSR,从而增强系统抑制量化噪声的能力。