一种工作在SHF频段的腔体梳状线带通滤波器

    公开(公告)号:CN115693067A

    公开(公告)日:2023-02-03

    申请号:CN202211451125.7

    申请日:2022-11-18

    IPC分类号: H01P1/207

    摘要: 本发明提供一种工作在SHF频段的腔体梳状线带通滤波器,包括两个馈电SMA接头、两个馈电接线柱、七个谐振柱和七个可调螺丝,所述七个可调螺丝设置在上盖板上,所述七个谐振柱设置在下盖板上,所述谐振柱和可调螺丝一一相对设置,在所述上盖板上位于七个可调螺丝的两端分别各设有一个馈电接线柱,在所述下盖板上与馈电接线柱相对处设有馈电SMA接头,所述馈电接线柱与馈电SMA接头相连。本腔体滤波器馈电位置同侧,结构紧凑,体积小巧,七个可调节螺钉位于同侧,适用于工作频率5.6GHz~5.8GHz带通滤波电路中。

    一种多锁相环高速跳频本振电路
    2.
    发明公开

    公开(公告)号:CN112152616A

    公开(公告)日:2020-12-29

    申请号:CN202011188155.4

    申请日:2020-10-30

    IPC分类号: H03L7/099

    摘要: 本发明创造提供了一种多锁相环高速跳频本振电路,包括:锁相环单元,所述锁相环单元包括至少两个锁相环,用于读出数据,并分别输出相应的频率;晶振单元,所述晶振单元用于为所述锁相环单元提供时钟;高速开关阵列,所述高速开关阵列用于定时切换所述锁相环单元中的锁相环,并根据所述锁相环输出的频率输出相应的本振频率;电源单元,用于分别为所述锁相环单元、晶振单元和高速开关阵列提供电源;所述晶振单元与所述锁相环单元电连接,所述高速开关阵列与所述锁相环单元电连接,所述电源单元分别与所述锁相环单元、晶振单元和高速开关阵列电连接。可以利用多个锁相环切换来提高跳频速率。

    一种具有多种抗干扰技术手段的无线收发信机

    公开(公告)号:CN117749212A

    公开(公告)日:2024-03-22

    申请号:CN202311805938.6

    申请日:2023-12-26

    摘要: 本发明公开了一种具有多种抗干扰技术手段的无线收发信机,包括数字信号处理模块、一波段射频模块、二波段射频模块、信号转接模块;所述数字信号处理模块连接所述信号转接模块,所述一波段射频模块连接所述信号转接模块,所述二波段射频模块连接所述信号转接模块,所述信号转接模块连接外部设备。本发明采用多波段、多信道、多种调制方式、跳频、数字加密等多种无线通信抗干扰技术手段,提高设备的通信安全性,为特定场合下的需求和应用打下坚实的基础。

    一种用于P波段中功率的射频收发开关模块

    公开(公告)号:CN112180330A

    公开(公告)日:2021-01-05

    申请号:CN202011199732.X

    申请日:2020-10-30

    IPC分类号: G01S7/03

    摘要: 本发明创造提供了一种用于P波段中功率的射频收发开关模块,包括:收发信号转换电路,所述收发信号转换电路用于将接收到的“发射/接收”控制信号“SW”转换成电平相反的两个信号“SW1”和“SW2”;驱动电路单元,所述驱动电路单元用于根据接收到的控制信号“SW1”或“SW2”的高低电平,来选择输出对应的电压;射频信号收发切换电路,所述射频信号收发切换电路用于根据驱动电路输出的电压控制发射/接收信号通路的切换;所述收发信号转换电路与所述驱动电路电连接,所述驱动电路与所述射频信号收发切换电路电连接。由于减少了电容和电阻的电子器件,在实现收发电路切换的同时,可以有效减少插入损耗。并且通过设定相差较远的电压进行切换驱动,能够有效增强隔离度。

    一种基于软件定义无线电技术的小型化无线数据传输设备

    公开(公告)号:CN117811593A

    公开(公告)日:2024-04-02

    申请号:CN202311809937.9

    申请日:2023-12-26

    IPC分类号: H04B1/00 H04B1/40

    摘要: 本发明公开了一种基于软件定义无线电技术的小型化无线数据传输设备,包括接口单元、与接口单元连接的核心处理单元、与核心处理单元连接的无线捷变器单元、与无线捷变器单元连接的射频前端,所述接口单元实现本设备与其他设备之间的数据交换,所述核心处理单元实现整机的功能设置、状态切换、故障检查、数据缓存,所述无线捷变器单元实现数字信号和无线模拟信号的转换,所述射频前端实现无线信号的放大。本发明以软件定义无线电技术硬件平台为基础,通过软件编程的方法来实现数据部分的功能,通过无线捷变器AD9361来实现无线部分的功能,具有小型化、轻量化、低成本、低功耗等优点。

    一种使用锁相环实现固定频谱输出电路

    公开(公告)号:CN210469269U

    公开(公告)日:2020-05-05

    申请号:CN201922179026.8

    申请日:2019-12-09

    IPC分类号: H03L7/099

    摘要: 一种使用锁相环实现固定频谱输出电路,包括:单片机U1和压控振荡器芯片U2,所述单片机U1上设置有P1.2端、VCC端、第一GND端、P1.0端、P3.7端、P3.6端、P3.3端、P3.2端、TXD端和RXD端,所述压控振荡器芯片U2上设置有CP端、CE端、AGND端、DVDD端、MUXOUT端、LE端、DATA端、CLK端、REFIN端、DGND端、CN端、RESET端、第二GND端、CPGND端、AVDD端、RFOUTA端、RFOUTB端、VVCO端、VTUNE端、L1端、L2端和CC端。本实用新型的优点是:(1)采用完全集成式频率合成器和压控振荡器,体积较小;(2)具有锁定指示,便于观察测试;(3)通过更改程序与外部电感,可大范围更改输出频率。

    一种增益可控的IQ正交解调电路

    公开(公告)号:CN210469239U

    公开(公告)日:2020-05-05

    申请号:CN201922180371.3

    申请日:2019-12-09

    IPC分类号: H03G3/20

    摘要: 一种增益可控的IQ正交解调电路,包括:变压器,用于将无线通信系统接收机链路中的信号转换为CDMA基带转换信号,并送入解调ADC中;DAC,用于提供所述解调ADC增益控制所需的电压,使其工作在所述系统所需的增益范围内;解调ADC,用于将所述CDMA基带转换信号解调成差分正交基带信号,并送入运算放大器;所述解调ADC分别与所述变压器、所述DAC和所述运算放大器连接;运算放大器,用于接收所述差分正交基带信号,并对其进行运算放大。本实用新型提供的一种增益可控的IQ正交解调电路,适用于无线通信系统接收机的解调部分,在保证系统稳定工作的前提下,降低了系统功耗,实现增益可控的功能。

    一种用于P波段中功率的射频收发开关模块

    公开(公告)号:CN213986808U

    公开(公告)日:2021-08-17

    申请号:CN202022478946.2

    申请日:2020-10-30

    IPC分类号: G01S7/03

    摘要: 本实用新型提供了一种用于P波段中功率的射频收发开关模块,包括:收发信号转换电路,所述收发信号转换电路用于将接收到的“发射/接收”控制信号“SW”转换成电平相反的两个信号“SW1”和“SW2”;驱动电路单元,所述驱动电路单元用于根据接收到的控制信号“SW1”或“SW2”的高低电平,来选择输出对应的电压;射频信号收发切换电路,所述射频信号收发切换电路用于根据驱动电路输出的电压控制发射/接收信号通路的切换;所述收发信号转换电路与所述驱动电路电连接,所述驱动电路与所述射频信号收发切换电路电连接。由于减少了电容和电阻的电子器件,在实现收发电路切换的同时,可以有效减少插入损耗。并且通过设定相差较远的电压进行切换驱动,能够有效增强隔离度。

    一种性能稳定、通信速率适应性强的模拟解调电路

    公开(公告)号:CN213426200U

    公开(公告)日:2021-06-11

    申请号:CN202023022393.6

    申请日:2020-12-15

    IPC分类号: H04L27/14

    摘要: 本实用新型公开了一种性能稳定、通信速率适应性强的模拟解调电路结构,包括三个声表滤波器、一个对数放大器、两个对数检波器、以及一个运算放大器,将接收链路中的中频IF信号以及带有调制信息的两个频率分离出来分别进入对应信道;并对信号进行检波并将检波电平送入运算放大器,将两个检波电平进行组合形成解调码。本实用新型适用于无线通信系统接收机的FSK通信方式的解调部分,在保证系统稳定工作的前提下,降低了系统功耗,采用模拟解调的方式简单、稳定的实现解调功能。

    一种多锁相环高速跳频本振电路

    公开(公告)号:CN213094181U

    公开(公告)日:2021-04-30

    申请号:CN202022480628.X

    申请日:2020-10-30

    IPC分类号: H03L7/099

    摘要: 本实用新型提供了一种多锁相环高速跳频本振电路,包括:锁相环单元,所述锁相环单元包括至少两个锁相环,用于读出数据,并分别输出相应的频率;晶振单元,所述晶振单元用于为所述锁相环单元提供时钟;高速开关阵列,所述高速开关阵列用于定时切换所述锁相环单元中的锁相环,并根据所述锁相环输出的频率输出相应的本振频率;电源单元,用于分别为所述锁相环单元、晶振单元和高速开关阵列提供电源;所述晶振单元与所述锁相环单元电连接,所述高速开关阵列与所述锁相环单元电连接,所述电源单元分别与所述锁相环单元、晶振单元和高速开关阵列电连接。可以利用多个锁相环切换来提高跳频速率。