-
公开(公告)号:CN118869172A
公开(公告)日:2024-10-29
申请号:CN202411062894.7
申请日:2024-08-05
申请人: 天津瑞发科半导体技术有限公司
摘要: 一种半双工数据通讯系统,包含第一通讯设备和第二通讯设备,第一通讯设备通过通讯链路连接着第二通讯设备,第一通讯设备发送第一信号到第二通讯设备,第二通讯设备发送第二信号到第一通讯设备,第一信号包含同步帧,第二通讯设备根据接收到的同步帧恢复出数据帧同步信号,第二通讯设备基于数据帧同步信号与外部设备进行通讯,第二通讯设备中的本地时钟生成模块生成第二通讯设备本地时钟,第二通讯设备发送第二信号的时钟为第二通讯设备本地时钟,第一信号与第二信号在通讯链路上分时传输。
-
公开(公告)号:CN117411750A
公开(公告)日:2024-01-16
申请号:CN202311542302.7
申请日:2023-11-17
申请人: 天津瑞发科半导体技术有限公司
IPC分类号: H04L25/03
摘要: 本公开提供了一种用在有线高速数据传输中的数据接收装置。根据本公开的数据接收装置包括:第一转换单元,被配置成通过模拟均衡方式将输入串行信号转换为第一并行信号;第二转换单元,被配置成通过数字均衡方式将输入串行信号转换为第二并行信号;以及选择单元,被配置成根据预设条件选择第一并行信号和第二并行信号之一作为输出并行信号。根据本公开的数据接收装置可以根据作为预设条件的奈奎斯特频率、调制模式和误码率等中的至少之一来选择以模拟方式或数字方式对输入串行信号执行均衡操作,从而在单个数据接收装置中实现了性能和功耗的平衡。
-
公开(公告)号:CN114866185B
公开(公告)日:2023-08-29
申请号:CN202210300562.2
申请日:2022-03-25
申请人: 天津瑞发科半导体技术有限公司
IPC分类号: H04L1/00
摘要: 本发明公开了一种传输多优先级数据帧的方法,用于通过传输系统传输数据帧,所述传输系统包括第一传输终端、第二传输终端、传输通道,第一传输终端通过传输通道将数据帧发送给第二传输终端,所述数据帧分为一个或多个数据块在预设时间片传输,数据块分为甲优先级数据块、其他优先级数据块和无效数据块,数据帧分为甲优先级数据帧和其他优先级数据帧,没有甲优先级数据帧和其他优先级数据帧时,在预设时间片传输无效数据块,数据块中包含优先级字段,优先级字段为比特序列A或B的数据块为甲优先级数据块,优先级字段为比特序列C或D的数据块为其他优先级数据块,优先级字段为比特序列I的数据块为无效数据块。
-
公开(公告)号:CN112491506B
公开(公告)日:2022-11-08
申请号:CN202011305836.4
申请日:2020-11-20
申请人: 天津瑞发科半导体技术有限公司
IPC分类号: H04L1/00
摘要: 本发明提出了一种将数据拆分为N个二进制数据,分别进行纠错编码、加扰操作,再进行二进制直流平衡编码,最后将N个分别纠错编码的二进制直流平衡数据合成为M进制直流平衡数据进行数据容错传输的方法,本发明进而提出了一种PAM‑M容错传输系统,其在线缆上同时传输正向数据及反向数据,正向数据使用M进制直流平衡编码,反向数据速率低于正向数据速率,反向数据的能量在频谱的低频部分,正向数据的能量在频谱的高频部分,达成简化电路设计,降低数据错误率的有益效果。
-
公开(公告)号:CN114598579A
公开(公告)日:2022-06-07
申请号:CN202210207250.7
申请日:2022-03-03
申请人: 天津瑞发科半导体技术有限公司
摘要: 本发明公开了一种适用于低通和带通信道的9B/10B编码方法,用于将9比特源序列集编码为10比特目标序列集,10比特目标序列集中不包含平衡序列“1010101010”和“0101010101”。所述9比特源序列集包含第一类9比特源序列集、第二类9比特源序列集、第三类9比特源序列集。第一类9比特源序列集只包含差异值为1和‑1的9比特源序列,在第一类9比特源序列集中每一个序列的同一位置插入1比特数据“0”或“1”后,编码为10比特目标平衡序列;第二类9比特源序列集择一地只包含差异值为3的9比特源序列或只包含差异值为‑3的9比特源序列,在第二类9比特源序列集中的每一个序列插入1比特数据“0”或“1”,编码为一对差异值为±2的10比特目标非平衡序列。
-
公开(公告)号:CN110891154A
公开(公告)日:2020-03-17
申请号:CN201911252286.1
申请日:2019-12-09
申请人: 天津瑞发科半导体技术有限公司
摘要: 本发明公开了一种视频容错传输系统,包括容错发送装置、容错接收装置、第一线缆、第二线缆,容错发送装置将接收的视频数据复制分段并添加校验码,生成第一数据流数据包及第二数据流数据包,通过第一线缆和第二线缆将串行数据发送到容错接收装置,第一数据流数据包串行数据与对应的第二数据流数据包串行数据发送时间不重合,容错接收装置校验第一数据流数据包及第二数据流数据包,并输出校验正确的第一数据流数据包所包含的视频数据或校验正确的第二数据流数据包所包含的对应的视频数据。
-
公开(公告)号:CN107977328B
公开(公告)日:2019-12-10
申请号:CN201711384006.3
申请日:2017-12-20
申请人: 天津瑞发科半导体技术有限公司
IPC分类号: G06F13/16
摘要: 本发明公开了一种ONFI接口双时钟沿采样装置,包括首级时钟延时模块、次级时钟延时模块、时钟反相模块、多个数据采样模块、数据先入先出模块,该ONFI接口双时钟沿采样装置在输入时钟与输入数据同步的条件下通过时钟延时模块和时钟反相模块调整各数据采样模块的采样时钟沿位置,从而保证所有数据采样都有足够的建立保持时间,同时保证写入数据先入先出模块的数据与输入数据严格相等。本发明以简单的结构实现了ONFI接口的双时钟沿采样数据并通过先入先出模块转换数据时钟域的目的。
-
公开(公告)号:CN107612118B
公开(公告)日:2019-01-04
申请号:CN201710983972.0
申请日:2017-10-20
申请人: 天津瑞发科半导体技术有限公司
IPC分类号: H02J7/34
摘要: 本发明公开了一种电源管理装置及管理方法,电源管理装置连接着电源与受电设备,电源通过电源管理装置向受电设备供电,电源管理装置包括升压模块、电容、电源选择模块,也可以包括限流模块与降压模块,升压模块将电源电压升压后将能量存储在电容上并输出为备份电压,电源选择模块择一地选择将备份电压或者电源电压输出到受电设备,电源选择模块优先选择二者中能使得输出电压大于受电设备最小工作电压的输入。
-
公开(公告)号:CN106851166A
公开(公告)日:2017-06-13
申请号:CN201710210534.0
申请日:2017-03-31
申请人: 天津瑞发科半导体技术有限公司
摘要: 本发明公开了一种多源视频显示控制装置及方法,多源视频显示控制装置通过视频输入接口接收计算机视频,通过视频输出接口发送显示视频,多源视频显示控制装置还包括视频播放模块、计算机视频状态检测模块和云端接口模块,云端接口模块通过网络连接着云端服务器,从云端服务器接收云端视频数据并传送到视频播放模块播放为本地视频,计算机视频状态检测模块检测输入的计算机视频状态,多源视频显示控制装置根据计算机视频状态按照预设策略在视频输出接口选择不输出视频、输出本地视频或输出计算机视频。
-
公开(公告)号:CN105657452B
公开(公告)日:2017-05-10
申请号:CN201610047686.9
申请日:2016-01-22
申请人: 天津瑞发科半导体技术有限公司
IPC分类号: H04N21/2343 , H04N21/4402 , H04N21/61 , H04N7/22
摘要: 本发明公开了一种USB数据和视频数据的混合传输系统及方法,所述混合传输系统中的第一混合传输装置将视频数据、下行USB2.0和USB3.0数据混合后发送给第二混合传输装置,同时对上行USB2.0和USB3.0数据的混合数据进行分离;第二混合传输装置将上行USB2.0和USB3.0数据混合后发送给第一混合传输装置,同时对视频数据、下行USB2.0数据和USB3.0数据的混合数据进行分离,本发明使视频数据、USB2.0数据和USB3.0数据可复用传输通道进行传输,节约了线缆和元器件成本,简便了操作。
-
-
-
-
-
-
-
-
-