-
公开(公告)号:CN102957387A
公开(公告)日:2013-03-06
申请号:CN201210294554.8
申请日:2012-08-14
申请人: 富士通半导体股份有限公司
IPC分类号: H03F3/45
CPC分类号: H03K19/018528 , H03F1/0272 , H03F3/45179 , H03F3/45183 , H03F2200/411 , H03F2200/555 , H03F2203/45352 , H03F2203/45394 , H03F2203/45644 , H03F2203/45702 , H03K3/35613
摘要: 本发明涉及输出电路。输出电路包括第一至第四晶体管、第一和第二恒流单元,以及差分对。第一和第二晶体管的栅极分别被供以两个输入信号。第一晶体管的漏极耦接到第三晶体管的漏极和第四晶体管的栅极。第二晶体管的漏极耦接到第三晶体管的栅极和第四晶体管的漏极。第一恒流单元耦接到第三和第四晶体管的源极。差分对包括两个晶体管,且两个晶体管的栅极分别耦接到第一和第二晶体管的漏极。第二恒流单元耦接到两个晶体管的源极。两个输出信号从分别对应于两个晶体管的漏极的两个节点输出。