一种高分辨率高速采样ADC的导航信号接收机

    公开(公告)号:CN114924296A

    公开(公告)日:2022-08-19

    申请号:CN202210320333.7

    申请日:2022-03-29

    申请人: 山东大学

    IPC分类号: G01S19/37

    摘要: 本发明涉及一种高分辨率高速采样ADC的导航信号接收机,包括ZYNQ芯片、2n个射频导航RF芯片、2n个内部ADC模块、外部ADC模块、非易失性存储器、本地振荡器和时钟分配模块;2n个射频导航RF芯片的信号输出端均连接ZYNQ芯片的信号输入端,2n个射频导航RF芯片的信号输入端均连接外部ADC模块;外部ADC模块的输出端连接ZYNQ芯片的输入端,外部ADC模块的输出端连接非易失性存储器的输入端。本发明具有多种ADC数字中频信号输出方法,各模块相互独立,并能控制数字中频信号采样率和转换精度,运行效率高。本发明同时采用多个射频导航RF芯片与ZYNQ芯片的组合,信号传输速率高处理效率快,成本低廉。

    一种基于ZYNQ的卫星信号快速捕获系统及方法

    公开(公告)号:CN115061164A

    公开(公告)日:2022-09-16

    申请号:CN202210696751.6

    申请日:2022-06-20

    申请人: 山东大学

    IPC分类号: G01S19/29 G01S19/30

    摘要: 本发明涉及一种基于ZYNQ的卫星信号快速捕获系统及方法,包括时钟控制模块、第一载波生成模块、第二载波生成模块、伪码生成模块、下变频模块、匹配滤波模块、FFT模块、数据存储模块、门限检测模块;本发明能够对下变频处理后的数字信号进行处理,该算法为匹配滤波和FFT运算结合的PMF‑FFT算法,在对多普勒频率进行搜索的同时对码相位进行搜索,有效提高捕获概率和多普勒频率的估计精度。核心内容是对预处理信号分段进入匹配滤波器中进行相关匹配,然后对每段的相关积分进行FFT运算,挑选最大的结果峰值进行门限阈值检测,判断信号是否捕获成功。

    一种IBIS Verilog-A模型仿真超频优化方法

    公开(公告)号:CN116956799A

    公开(公告)日:2023-10-27

    申请号:CN202310920304.9

    申请日:2023-07-25

    IPC分类号: G06F30/367 G06F30/31

    摘要: 本发明涉及一种IBIS Verilog‑A模型仿真超频优化方法,用于仿真输出波形,包括:(1)利用KCL方程推导出输出端波形与Verilog‑A程序中变量的关系;(2)针对Verilog‑A中所有对输出波形有贡献的变量,推导出输出波形的充分条件;(3)推导出变量与输出波形之间的单调性关系;(4)在仿真遇到超频问题时,通过调整变量的值来调整输出波形;(5)通过测试大量输入波形,并记录所作调整的值,找到调整的值与输入波形的规律;(6)用Verilog‑A代码实现步骤(5)关系。本发明通过调整变量的值来调整仿真输出波形,从而提高超频时的精度的优化方法。

    一种高性能高分辨率ADC采样导航信号接收机

    公开(公告)号:CN115079218A

    公开(公告)日:2022-09-20

    申请号:CN202210735225.6

    申请日:2022-06-27

    申请人: 山东大学

    IPC分类号: G01S19/33 G01S19/37

    摘要: 本发明涉及一种高性能高分辨率ADC采样导航信号接收机,包括FPGA芯片、第一射频导航RF芯片、第二射频导航RF芯片、第三射频导航RF芯片、第四射频导航RF芯片、片外ADC模块,第一射频导航RF芯片、第二射频导航RF芯片、第三射频导航RF芯片、第四射频导航RF芯片内均设置有内部ADC模块;本发明具有多种ADC数字中频信号输出方法,各模块相互独立,并能控制FPGA芯片的信号采样率,运行效率高。本发明同时采用四射频导航RF芯片与FPGA芯片的组合,多通道ADC模块处理效率高,成本低廉。本发明具有北斗和GPS双导航系统定位功能。