一种自动纠正DAC通道通信不稳定的方法及系统

    公开(公告)号:CN111262584B

    公开(公告)日:2024-03-22

    申请号:CN202010041460.4

    申请日:2020-01-15

    IPC分类号: H03M1/10 H03M1/66

    摘要: 本申请公开了一种自动纠正DAC通道通信不稳定的方法及系统,用以解决在上电或复位等过程中,DAC通道的通信情况不稳定,导致波形信号发生错误的问题。该方法根据预存的纠正波形数据,发射纠正波形信号;获取经过数模转换后的纠正波形信号;根据所述预存的纠正波形数据,判断获取到的纠正波形信号是否有误;在所述获取到的纠正波形信号有误的情况下,对数模转换器进行重新配置,直到获取到的纠正波形信号无误。通过本方法,可对DAC通道通信不稳定的问题进行自动纠正,以得到正常的波形信号。

    一种实现测控板卡DAC输出幅值补偿的方法及系统

    公开(公告)号:CN111600605B

    公开(公告)日:2024-04-05

    申请号:CN202010387396.5

    申请日:2020-05-09

    IPC分类号: H03M1/10

    摘要: 本申请公开了一种实现测控板卡DAC输出幅值补偿的方法和系统,方法包括:基于设置于测控板卡上的DAC芯片特性和测控板卡的输出端幅值要求,确定补偿电路模型;根据DAC芯片本身输出端幅值,通过所述补偿电路模型中的多级运放对设置于测控板卡上的DAC芯片的输出端幅值进行补偿。本发明实施例通过DAC芯片本身的输出幅值进行验证,可以更好的对设置在测控板卡上的DAC芯片的输出端幅值进行补偿,最大程度降低DAC芯片本身的sinc效应带来的影响。

    时钟源的调试方法和任意波形发生器板卡

    公开(公告)号:CN110838846B

    公开(公告)日:2023-06-13

    申请号:CN201911187411.5

    申请日:2019-11-28

    IPC分类号: H03L7/18 G06F1/02

    摘要: 本发明提供了一种时钟源的调试方法,其特征在于,应用于任意波形发生器板卡,包括:A1:获取参考时钟输出的低频时钟信号和时钟源输出的高频时钟信号;A2:分别对低频时钟信号和高频时钟信号进行分频,得到低频时钟信号的第一分频信号和高频时钟信号的第二分频信号,其中,第一分频信号的时钟频率和第二分频信号的时钟频率的差值在第一范围内;A3:根据第一分频信号和第二分频信号,确定是否需要对时钟源进行调频处理,如果是,执行A4,否则,执行A5;A4:对时钟源进行调频处理,将调频处理后的时钟源作为时钟源,返回A1;A5:将时钟源输出的时钟信号输送给目标设备。本方案能够提高时钟源的调试效率。

    基于PXIe的任意波形发生器及输出通道扩展方法

    公开(公告)号:CN111010178B

    公开(公告)日:2023-07-07

    申请号:CN201911358299.7

    申请日:2019-12-25

    IPC分类号: H03L7/18

    摘要: 本申请公开了一种基于PXIe的任意波形发生器AWG及输出通道扩展方法,AWG的FPGA模块用于接收来自上位机的控制指令,并根据控制指令确定AWG的工作状态,AWG的工作状态为输入状态或输出状态;以及用于根据AWG的工作状态,分别向第一总线开关、第二总线开关发送相应的控制信号,以控制第一总线开关以及第二总线开关的开关状态;并用于根据控制指令中的设置参数生成相应的触发信号和输出波形,并将触发信号通过第一总线开关输出至其他设备;或者通过第二总线开关,接收来自其他设备的触发信号并根据触发信号生成输出波形;其中,触发信号与AWG的输出波形相对应。