-
公开(公告)号:CN1788321A
公开(公告)日:2006-06-14
申请号:CN200480013088.5
申请日:2004-03-16
申请人: 微米技术有限公司
CPC分类号: G11C7/222 , G11C7/1072 , G11C11/4076
摘要: 为了实现并规定读取等待时间,开发了一种用于管理源自外部时钟信号的内部时钟信号的可变定时的方法与装置,以补偿相对于数据流的读时钟倒计时量的不确定性和变化。在DRAM初始化阶段产生一个复位信号并启动为外部时钟周期计数的第一计数器,该复位信号还通过延迟锁定环的从延时线来启动一个第二计数器。这些计数器一旦启动便连续运行,而其计数值之间的差异便代表了作为外部时钟信号的内部延时。一个内部读取等待时间值被用来补偿两个计数器中的任一计数器的计数值,来应对DRAM电路的内部读取等待时间。一旦未补偿的计数器之值与经补偿的计数器之值相等,读入的数据便以规定的读取等待时间放到输出线上,与外部读时钟同步。