数字时间转换器校准
    1.
    发明公开

    公开(公告)号:CN118276427A

    公开(公告)日:2024-07-02

    申请号:CN202311850550.8

    申请日:2023-12-29

    Inventor: M·H·佩罗特

    Abstract: 本申请涉及数字时间转换器校准。在一个实例中,设备(102)包括MM分频器(202),其具有时钟输入端、第一除数输入端和MM分频器输出端;Δ‑Σ调制器(206),其具有第二除数输入端、除数输出端和残余输出端,该除数输出端与第一除数输入端耦合;DTC(204),其具有时钟输入端、控制输入端、校准输入端和输出端,该DTC控制输入端与残余输出端耦合,且DTC时钟输入端与MM分频器输出端耦合;以及校准电路(700),其具有第一校准控制输入端、第二校准控制输入端和校准输出端,该第一校准控制输入端与DTC输出端耦合,第二校准控制输入端与残余输出端耦合,且校准输出端与DTC校准输入端耦合。

    用于低带宽低噪声锁相环的高增益检测器技术

    公开(公告)号:CN114765459A

    公开(公告)日:2022-07-19

    申请号:CN202111668734.3

    申请日:2021-12-31

    Abstract: 本申请涉及用于低带宽低噪声锁相环的高增益检测器技术。在所描述的示例中,反馈环路具有相位检测(PD)电路系统(2412),其具有用于接收参考频率信号的参考输入、用于接收反馈信号的反馈输入,和相位差输出。相位到数字转换器(P2DC)(图24)包括:第一相位到电荷转换器(PCC)(2425),其具有增益极性和第一相位误差输出;第二PCC(2426),其具有相反增益极性和第二相位误差输出。差分环路滤波器(2401)具有放大器(2420),其具有耦接到第一相位误差输出的反相输入(2421)和耦接到第二相位误差输出的非反相输入(2422)。模数转换器(ADC)(2431)具有耦接到差分环路滤波器的输出的输入。反馈路径耦接到P2DC的输出,反馈路径的输出向PD反馈输入提供反馈信号。

    频率倍增器校准
    3.
    发明公开

    公开(公告)号:CN118282364A

    公开(公告)日:2024-07-02

    申请号:CN202311794619.X

    申请日:2023-12-25

    Inventor: M·H·佩罗特

    Abstract: 本申请涉及频率倍增器校准。在一些示例中,一种装置包括基于延迟的频率倍增器和误差检测电路(402)。基于延迟的频率倍增器具有时钟输入端、倍增器时钟输出端和延迟校准输入端。误差检测电路具有检测输入端和检测输出端。检测输入端耦合到倍增器时钟输出端,并且检测输出端耦合到延迟校准输入端。误差检测电路被配置成在检测输入端处接收时钟信号(105),并且基于时钟信号的第一边沿和时钟信号的延迟版本(426)的第二边沿之间的时间差而在检测输出端处提供周期误差信号(410)。

    自举开关
    4.
    发明公开
    自举开关 审中-公开

    公开(公告)号:CN117955474A

    公开(公告)日:2024-04-30

    申请号:CN202311416082.3

    申请日:2023-10-30

    Abstract: 本申请涉及自举开关。一种设备包括:缓冲器电路(302),该缓冲器电路具有缓冲器输入端和缓冲器输出端;晶体管(M1),该晶体管耦合在缓冲器输出端和电流端子(312)之间,该晶体管具有控制端子;以及电平移位器电路(306),该电平移位器电路具有电平移位器输入端和电平移位器输出端,该电平移位器输入端耦合到缓冲器输入端,且电平移位器输出端耦合到控制端子。

    用于高带宽低噪声锁相环的高增益检测器技术

    公开(公告)号:CN114765461A

    公开(公告)日:2022-07-19

    申请号:CN202111674456.2

    申请日:2021-12-31

    Abstract: 本申请涉及用于高带宽低噪声锁相环的高增益检测器技术。在所描述的示例中,锁相环(PLL)(1400)具有第一相位检测器单元(PD)(1424),其具有增益极性。第一PD单元具有相位误差输出以及耦接到参考频率信号和反馈信号的输入。第二PD单元(1426)具有相反增益极性。第二PD单元具有相位误差输出以及耦接到参考频率信号和反馈信号的输入。环路滤波器(1412)具有耦接到滤波器的输出(1414)的(有损)积分路径(1402)和前馈路径(1401)。前馈路径具有第三PD单元(1410),其具有AC耦接到滤波器输出的相位误差输出。积分路径包括运算放大器(1420),其具有耦接到第一PD单元相位误差输出的反相输入(1421)和耦接到第二PD单元相位误差输出的非反相输入(1422)。

Patent Agency Ranking