时序控制电路、显示模组及显示装置

    公开(公告)号:CN114078416A

    公开(公告)日:2022-02-22

    申请号:CN202111394322.5

    申请日:2021-11-23

    IPC分类号: G09G3/20

    摘要: 本公开提供一种时序控制电路、显示模组及显示装置,属于显示技术领域,其可解决现有的时序控制电路容易发生信号反射,导致显示装置出现显示不良的问题。本公开的时序控制电路包括:时序控制芯片、第一暂存器和第二暂存器;第一暂存器和第二暂存器均与时序控制芯片连接,且第一暂存器和第二暂存器共用时序控制器中的至少部分管脚;其中,第二暂存器与时序控制芯片通过柔性扁平排线连接;时序控制电路还包括:设置于时序控制芯片与柔性扁平排线之间的开关模块;开关模块被配置为在第一暂存器工作时,关断时序控制芯片与柔性扁平排线之间的连接。

    亮度不均补偿方法及其装置、电子设备和存储介质

    公开(公告)号:CN114495796A

    公开(公告)日:2022-05-13

    申请号:CN202210168036.5

    申请日:2022-02-23

    IPC分类号: G09G3/20

    摘要: 本申请公开了一种亮度不均补偿方法及其装置、电子设备和存储介质。该亮度不均补偿方法包括:获取显示面板中多个预设区域的第一亮度补偿数据;根据第一亮度补偿数据对显示面板进行第一亮度不均补偿;在预设区域内存在亮度不均子区域的情况下,获取亮度不均子区域的第二亮度补偿数据;将第二亮度补偿数据以预设编码格式存储在显示面板的闪存;根据第二亮度补偿数据对显示面板进行第二亮度不均补偿。本申请的亮度不均补偿方法及其装置、电子设备和存储介质通过对显示面板进行两次亮度补偿,可以消除显示面板中较为精细且过渡区域小的亮度不均匀点,减少由于该亮度不均匀点导致显示面板不良的问题,提高显示面板的产品良率。

    栅极驱动电路及驱动方法、阵列基板、显示面板

    公开(公告)号:CN110111717A

    公开(公告)日:2019-08-09

    申请号:CN201910371235.4

    申请日:2019-05-06

    IPC分类号: G09G3/20

    摘要: 本公开涉及显示技术领域,提出一种栅极驱动电路及驱动方法、阵列基板、显示面板。栅极驱动电路包括级联的多个移位寄存器单元,相邻的移位寄存器单元之间包括第一到第四开关元件。第一开关元件连接于上一级移位寄存器单元输出端与下一级移位寄存器单元输入端之间,控制端连接第一信号端;第二开关元件连接于上一级移位寄存器单元复位端与下一级移位寄存器单元输出端之间,控制端连接第一信号端;第三开关元件连接于上一级移位寄存器单元输入端与下一级移位寄存器单元输出端之间,控制端连接第二信号端;第四开关元件连接于上一级移位寄存器单元输出端与下一级移位寄存器单元复位端之间,控制端连接第二信号端。本公开可以实现栅极驱动电路的双向扫描。

    偏光控制面板及3D显示装置

    公开(公告)号:CN104765212B

    公开(公告)日:2017-08-01

    申请号:CN201510205886.8

    申请日:2015-04-27

    发明人: 钟全民 吴博 蒋学

    摘要: 本发明涉及一种偏光控制面板及3D显示装置。所述偏光控制面板包括第一基板、第二基板和液晶层,还包括第一电极单元和第二电极单元;所述第一电极单元包括沿行方向设置的多个第一电极线以及每两相邻第一电极线之间设置的多个第一条状电极;每行第一条状电极仅与同一个第一电极线连接;所述第二电极单元包括沿行方向设置的多个第二电极线,以及每两相邻第二电极线之间设置的多个第二条状电极;每行第二条状电极仅与同一个第二电极线连接;每行第一条状电极和第二条状电极用于产生使液晶层中的与该行各处区域对应的液晶分子偏转相同角度的电场。上述偏光控制面板的结构简单,制备的工艺流程较少,生产效率较高,生产成本较低。

    显示面板及其驱动方法、显示装置

    公开(公告)号:CN104934006A

    公开(公告)日:2015-09-23

    申请号:CN201510379534.4

    申请日:2015-07-01

    IPC分类号: G09G3/36

    摘要: 本发明提供一种显示面板及其驱动方法、显示装置,属于显示技术领域,其可解决现有的显示面板的功耗大、显示不均一的问题。本发明的显示面板,其包括交叉设置的多条栅线和多条数据线,且在所述栅线和所述数据线的交叉位置处限定出像素单元,将多个所述像素单元划分成多个像素组,且位于同一行中的每N个相邻的像素单元为一个像素组,N为大于等于1的整数;其中,每一行栅线,用于驱动位于该栅线的上一行像素单元中的第偶数个像素组,以及位于该栅线下一行像素单元中的第奇数个像素组;或者,每一行栅线,用于驱动位于该栅线的上一行像素单元中的第奇数个像素组,以及位于该栅线下一行像素单元中的第偶数个像素组。

    时序控制电路、显示模组及显示装置

    公开(公告)号:CN114078416B

    公开(公告)日:2023-12-29

    申请号:CN202111394322.5

    申请日:2021-11-23

    IPC分类号: G09G3/20

    摘要: 本公开提供一种时序控制电路、显示模组及显示装置,属于显示技术领域,其可解决现有的时序控制电路容易发生信号反射,导致显示装置出现显示不良的问题。本公开的时序控制电路包括:时序控制芯片、第一暂存器和第二暂存器;第一暂存器和第二暂存器均与时序控制芯片连接,且第一暂存器和第二暂存器共用时序控制器中的至少部分管脚;其中,第二暂存器与时序控制芯片通过柔性扁平排线连接;时序控制电路还包括:设置于时序控制芯片与柔性扁平排线之间的开关模块;开关模块被配置为在第一暂存器工作时,关断时序控制芯片与柔性扁平排线之间的连接。

    一种虚拟现实显示装置、显示设备及显示方法

    公开(公告)号:CN107682686B

    公开(公告)日:2019-03-12

    申请号:CN201710946490.8

    申请日:2017-10-11

    摘要: 本发明公开了一种VR显示装置、显示设备及显示方法。该VR显示装置包括第一显示面板以及位于第一显示面板显示侧的第二显示面板,第一显示面板与第二显示面板之间具有间隙,第一显示面板和第二显示面板分别用于显示后景图像信息和前景图像信息。从而,当人眼分别观看第一显示面板和第二显示面板的图像时,会根据图像与人眼的距离自适应调节人眼晶状体来感知深度信息。包含有该VR显示装置的VR显示设备,实现了同时通过双眼视差和不同距离下人眼晶状体的调节来感知深度信息,使得人眼的双眼视差与人眼晶状体对大脑的反馈相同,避免了视觉疲劳和眩晕感。本发明还提出了一种VR显示方法。