-
公开(公告)号:CN105487815A
公开(公告)日:2016-04-13
申请号:CN201510828200.0
申请日:2015-11-24
申请人: 无锡江南计算技术研究所
IPC分类号: G06F3/06
CPC分类号: G06F3/0611 , G06F2003/0692
摘要: 本发明提供了一种基于RDMA机制的并行输入输出方法。所述并行输入输出方法包括:客户端通过套接字端口向服务器发送输入输出操作信息;客户端通过InfiniBand端口向服务器传送输入输出操作数据;服务器根据接收到的输入输出操作信息和输入输出操作数据统一进行输入输出操作。
-
公开(公告)号:CN112560163A
公开(公告)日:2021-03-26
申请号:CN201910910098.7
申请日:2019-09-25
申请人: 无锡江南计算技术研究所
IPC分类号: G06F30/15 , G06F30/28 , G06F30/25 , G06F30/23 , G06F111/08 , G06F111/10 , G06F113/08 , G06F119/14
摘要: 本发明公开一种具有多重条件判别的循环优化方法,包括以下步骤:S1、分析程序运行时的时间热点函数,找出时间热点函数中一个或多个耗时程序段;S2、若S1中找到的循环段为多重条件判别的循环段,执行下一步;S3、开始第一重循环;S4、开始第二重循环;S5、重复类似S3或S4过程;S6、判断最内层循环条件的逻辑值:若为“真”,进行原方法的核心计算、执行S6,若为“假”,直接开始最内层循环的下一个值计算;S7、重复步骤S6,完成最内层循环计算;S8、依据步骤S7的处理方法,依次完成S5、S4、S3步骤相应的循环,完成整个多重循环段的计算。本发明使大规模并行计算的性能有显著提升,提高相关问题的求解效率,从而提高整个应用系统的计算运行效率,对实际工程课题的数值模拟有重要意义。
-
公开(公告)号:CN102929723A
公开(公告)日:2013-02-13
申请号:CN201210441326.9
申请日:2012-11-06
申请人: 无锡江南计算技术研究所
IPC分类号: G06F9/50
摘要: 本发明提供了一种基于异构众核处理器的并行程序段划分方法,包括:对应用课题的数据进行数据相关性分析,以确定是否存在无数据相关性的程序基本段;若存在所述无数据相关性的程序基本段,则计算各无数据相关性的程序基本段的计算量;根据所述计算量,对所述无数据相关性的程序基本段进行第一级众核划分。本发明能解决一般科学计算与工程类应用在多态异构计算机系统上的适应性问题,同时提高众核级的并行效率和负载平衡效果。
-
-
公开(公告)号:CN102929723B
公开(公告)日:2015-07-08
申请号:CN201210441326.9
申请日:2012-11-06
申请人: 无锡江南计算技术研究所
IPC分类号: G06F9/50
摘要: 本发明提供了一种基于异构众核处理器的并行程序段划分方法,包括:对应用课题的数据进行数据相关性分析,以确定是否存在无数据相关性的程序基本段;若存在所述无数据相关性的程序基本段,则计算各无数据相关性的程序基本段的计算量;根据所述计算量,对所述无数据相关性的程序基本段进行第一级众核划分。本发明能解决一般科学计算与工程类应用在多态异构计算机系统上的适应性问题,同时提高众核级的并行效率和负载平衡效果。
-
-
-
-