视频数据处理方法及装置

    公开(公告)号:CN113840171B

    公开(公告)日:2023-06-13

    申请号:CN202111088504.X

    申请日:2021-09-16

    发明人: 彭鹏

    IPC分类号: H04N21/44

    摘要: 说明书摘要本发明提供一种视频数据处理装置,其包括一处理器及一叠加电路。处理器根据一第一通道识别信号提供一第一组参数,并根据一第二通道识别信号提供一第二组参数。叠加电路根据该第一组参数于一第一时间点将一第一图像叠加于一第一视频数据中,且根据该第二组参数于一第二时间点将一第二图像叠加于一第二视频数据中。该第一时间点与该第二时间点间的时间差小于该第一视频数据的一帧间隔。本发明的视频数据处理方法及装置,可透过软件分时复用硬件以在多个视频数据中叠加不同的图像,以提升图像叠加的效率及硬件的使用率。

    视频数据处理方法及装置
    2.
    发明公开

    公开(公告)号:CN113840171A

    公开(公告)日:2021-12-24

    申请号:CN202111088504.X

    申请日:2021-09-16

    发明人: 彭鹏

    IPC分类号: H04N21/44

    摘要: 本发明提供一种视频数据处理装置,其包括一处理器及一叠加电路。处理器根据一第一通道识别信号提供一第一组参数,并根据一第二通道识别信号提供一第二组参数。叠加电路根据该第一组参数于一第一时间点将一第一图像叠加于一第一视频资料中,且根据该第二组参数于一第二时间点将一第二图像叠加于一第二视频资料中。该第一时间点与该第二时间点间的时间差小于该第一视频数据的一帧间隔。本发明的视频数据处理方法及装置,可透过软件分时复用硬件以在多个视频数据中叠加不同的图像,以提升图像叠加的效率及硬件的使用率。

    程序升级方法及程序升级装置
    3.
    发明公开

    公开(公告)号:CN118069195A

    公开(公告)日:2024-05-24

    申请号:CN202410210807.1

    申请日:2024-02-26

    发明人: 彭鹏

    IPC分类号: G06F8/656 G06F9/48 G06F9/54

    摘要: 本申请公开了一种程序升级方法及程序升级装置,程序升级方法包括以下步骤:执行升级进程;创建第一传输管道以在一内部存储器申请一第一缓冲区;创建解压缩进程,其中升级进程与解压缩进程共享第一传输管道以进行通信;执行所述解压缩进程以将所述解压缩进程解压缩的档案写入所述第一缓冲区;以及升级进程从所述第一缓冲区读取所述档案以根据所述档案的档案数据升级程序。

    具有命令转发机制的多芯片系统及地址产生方法

    公开(公告)号:CN114553797A

    公开(公告)日:2022-05-27

    申请号:CN202210179146.1

    申请日:2022-02-25

    发明人: 彭鹏

    摘要: 本申请实施例公开了一种具有命令转发机制的多芯片系统及地址产生方法,多芯片系统包括发送端芯片与接收端芯片。发送端芯片包括第一连接埠。接收端芯片包括第二连接埠,所述第一连接埠耦接至所述第二连接埠,且所述第一连接埠的工作模式不同于所述第二连接埠的工作模式。当所述发送端芯片是在没有经由其它芯片来连接到所述接收端芯片时,所述发送端芯片根据所述第一连接埠的工作模式决定所述接收端芯片相对于所述发送端芯片的一第一目标地址,并根据所述第一目标地址转发一命令到所述接收端芯片。

    具有命令转发机制的多芯片系统及地址产生方法

    公开(公告)号:CN114553797B

    公开(公告)日:2023-05-09

    申请号:CN202210179146.1

    申请日:2022-02-25

    发明人: 彭鹏

    摘要: 本申请实施例公开了一种具有命令转发机制的多芯片系统及地址产生方法,多芯片系统包括发送端芯片与接收端芯片。发送端芯片包括第一连接埠。接收端芯片包括第二连接埠,所述第一连接埠耦接至所述第二连接埠,且所述第一连接埠的工作模式不同于所述第二连接埠的工作模式。当所述发送端芯片是在没有经由其它芯片来连接到所述接收端芯片时,所述发送端芯片根据所述第一连接埠的工作模式决定所述接收端芯片相对于所述发送端芯片的一第一目标地址,并根据所述第一目标地址转发一命令到所述接收端芯片。