数字频率生成器及其状态切换方法

    公开(公告)号:CN110488911B

    公开(公告)日:2023-04-28

    申请号:CN201910647530.8

    申请日:2019-07-17

    Inventor: 邹韦华 石铭 王岩

    Abstract: 本发明公开了数字频率生成器及其状态切换方法,属于电子测试领域。本发明根据频率控制字生成控制信号,采用控制信号对输入的时钟信号进行分频处理生成多个不同相位的一组时钟信号,根据调制器发送的相位选择信号计算休眠时段,生成状态控制信号,根据该控制信号控制相位误差补偿模块的工作状态和休眠状态,以使相位误差补偿模块处于工作状态时在一组时钟信号中选择一对时钟信号进行误差补偿生成一时钟信号,在休眠状态时降低功耗,从而达到降低数字频率生成器总功耗的目的。

    数字频率生成器及其状态切换方法

    公开(公告)号:CN110488911A

    公开(公告)日:2019-11-22

    申请号:CN201910647530.8

    申请日:2019-07-17

    Inventor: 邹韦华 石铭 王岩

    Abstract: 本发明公开了数字频率生成器及其状态切换方法,属于电子测试领域。本发明根据频率控制字生成控制信号,采用控制信号对输入的时钟信号进行分频处理生成多个不同相位的一组时钟信号,根据调制器发送的相位选择信号计算休眠时段,生成状态控制信号,根据该控制信号控制相位误差补偿模块的工作状态和休眠状态,以使相位误差补偿模块处于工作状态时在一组时钟信号中选择一对时钟信号进行误差补偿生成一时钟信号,在休眠状态时降低功耗,从而达到降低数字频率生成器总功耗的目的。

    一种数字频率生成器的相位差值器误差补偿方法

    公开(公告)号:CN109799868B

    公开(公告)日:2022-10-11

    申请号:CN201811647473.5

    申请日:2018-12-29

    Inventor: 邹韦华 石铭 王岩

    Abstract: 本发明提供一种数字频率生成器的相位差值器误差补偿方法,应用于数字频率生成器中,数字频率生成器包括相位差值器,相位差值器包括相位补偿模块和调整模块,相位补偿模块提供至少两个时钟信号,至少两个时钟信号包括一第一时钟信号和一第二时钟信号,并且第一时钟信号和第二时钟信号之间具有一相位差;相位补偿模块根据第一时钟信号及第二时钟信号输出一第三时钟信号,第三时钟信号为第一时钟信号及第二时钟信号的差值信号;调整模块根据时钟相位差补偿第三时钟信号的误差。本发明的有益效果在于对相位差值器中的工艺误差做对应的补偿,从而提高相位差值器的补偿精度,进而提升产品质量。

    一种新型的时间数字转化器

    公开(公告)号:CN108333910B

    公开(公告)日:2019-12-31

    申请号:CN201810065618.4

    申请日:2018-05-02

    Inventor: 王岩

    Abstract: 本发明涉及通讯技术领域,尤其涉及一种新型的时间数字转化器,包括:极性检测模块;时间数字转换模块,包括数字编码单元、环震使能单元、依次串联形成闭合环路的多级的差分延时单元以及多个触发器单元;每个差分延时单元包括第一输入端、第二输入端、第一输出端和第二输出端;每个差分延时单元的第一输出端和第二输出端输出的是互补的差分信号;能够明显改善反相器上升下降时间和触发器采样的不匹配,使得进入触发器单元的信号为相位互补的信号,进而提高数字转换的线性度。

    一种数字频率生成器的相位差值器误差补偿方法

    公开(公告)号:CN109799868A

    公开(公告)日:2019-05-24

    申请号:CN201811647473.5

    申请日:2018-12-29

    Inventor: 邹韦华 石铭 王岩

    Abstract: 本发明提供一种数字频率生成器的相位差值器误差补偿方法,应用于数字频率生成器中,数字频率生成器包括相位差值器,相位差值器包括相位补偿模块和调整模块,相位补偿模块提供至少两个时钟信号,至少两个时钟信号包括一第一时钟信号和一第二时钟信号,并且第一时钟信号和第二时钟信号之间具有一相位差;相位补偿模块根据第一时钟信号及第二时钟信号输出一第三时钟信号,第三时钟信号为第一时钟信号及第二时钟信号的差值信号;调整模块根据时钟相位差补偿第三时钟信号的误差。本发明的有益效果在于对相位差值器中的工艺误差做对应的补偿,从而提高相位差值器的补偿精度,进而提升产品质量。

    一种新型的时间数字转化器

    公开(公告)号:CN108333910A

    公开(公告)日:2018-07-27

    申请号:CN201810065618.4

    申请日:2018-05-02

    Inventor: 王岩

    Abstract: 本发明涉及通讯技术领域,尤其涉及一种新型的时间数字转化器,包括:极性检测模块;时间数字转换模块,包括数字编码单元、环震使能单元、依次串联形成闭合环路的多级的差分延时单元以及多个触发器单元;每个差分延时单元包括第一输入端、第二输入端、第一输出端和第二输出端;每个差分延时单元的第一输出端和第二输出端输出的是互补的差分信号;能够明显改善反相器上升下降时间和触发器采样的不匹配,使得进入触发器单元的信号为相位互补的信号,进而提高数字转换的线性度。

Patent Agency Ranking