半导体集成电路与D/A转换器及A/D转换器

    公开(公告)号:CN1828892A

    公开(公告)日:2006-09-06

    申请号:CN200610006651.7

    申请日:2002-07-02

    IPC分类号: H01L27/00

    摘要: 一种半导体集成电路与D/A转换器及A/D转换器,为提高集成电路的电容精确度。在半导体集成电路上配置复数个电容单元,这些电容单元联有上方电极及下方电极,在这些电极上联接了各自的配线时,在不导致半导体集成电路的面积增大的情况下,可有效地控制电容单元的上方电极、下方电极以及各电容单元配线之间的电容耦合。在电容单元1A的上方电极3A上联接了上方电极配线5A,电容单元1C、1D的上方电极3C、3D由共同上方电极配线5C联接。上述电极配线5A,其侧方的电容单元1B、1D、1A的下方电极2B、2D、2A及联接这些电极的下方配线4之间配置屏蔽线6。另外,在上述共同电极配线5C的周围也配置屏蔽线6。

    半导体集成电路与D/A转换器及A/D转换器

    公开(公告)号:CN1395311A

    公开(公告)日:2003-02-05

    申请号:CN02140262.0

    申请日:2002-07-02

    IPC分类号: H01L27/04 H01L21/822

    摘要: 一种半导体集成电路与D/A转换器及A/D转换器,为提高集成电路的电容精确度。在半导体集成电路上配置复数个电容单元,这些电容单元联有上方电极及下方电极,在这些电极上联接了各自的配线时,在不导致半导体集成电路的面积增大的情况下,可有效地控制电容单元的上方电极、下方电极以及各电容单元配线之间的电容耦合。在电容单元1A的上方电极3A上联接了上方电极配线5A,电容单元1C、1D的上方电极3C、3D由共同上方电极配线5C联接。上述电极配线5A,其侧方的电容单元1B、1D、1A的下方电极2B、2D、2A及联接这些电极的下方配线4之间配置屏蔽线6。另外,在上述共同电极配线5C的周围也配置屏蔽线6。

    差分输出电路
    3.
    发明公开

    公开(公告)号:CN1619965A

    公开(公告)日:2005-05-25

    申请号:CN200410086633.5

    申请日:2004-11-19

    IPC分类号: H03K19/0175

    摘要: 本发明公开了一种差分输出电路,其利用差分电流实现数据传送,该差分输出电路包括:第一电流源,用于向电路外部输出电流;第二电流源,用于从电路外部引入电流;输出极性切换电路,用于切换第一和第二电流源产生的差分电流的极性;电压源,用于提供预先确定的电压;连接在预先确定的节点和电压源之间的电阻器,预先确定的节点设置在第一和第二电流源之间。

    差分输出电路
    4.
    发明授权

    公开(公告)号:CN1333527C

    公开(公告)日:2007-08-22

    申请号:CN200410086633.5

    申请日:2004-11-19

    IPC分类号: H03K19/0175

    摘要: 本发明公开了一种差分输出电路,其利用差分电流实现数据传送,该差分输出电路包括:第一电流源,用于向电路外部输出电流;第二电流源,用于从电路外部引入电流;输出极性切换电路,用于切换第一和第二电流源产生的差分电流的极性;电压源,用于提供预先确定的电压;连接在预先确定的节点和电压源之间的电阻器,预先确定的节点设置在第一和第二电流源之间。

    半导体集成电路与D/A转换器及A/D转换器

    公开(公告)号:CN1242479C

    公开(公告)日:2006-02-15

    申请号:CN02140262.0

    申请日:2002-07-02

    IPC分类号: H01L27/04 H01L21/822

    摘要: 一种半导体集成电路与D/A转换器及A/D转换器,为提高集成电路的电容精确度。在半导体集成电路上配置复数个电容单元,这些电容单元联有上方电极及下方电极,在这些电极上联接了各自的配线时,在不导致半导体集成电路的面积增大的情况下,可有效地控制电容单元的上方电极、下方电极以及各电容单元配线之间的电容耦合。在电容单元1A的上方电极3A上联接了上方电极配线5A,电容单元1C、1D的上方电极3C、3D由共同上方电极配线5C联接。上述电极配线5A,其侧方的电容单元1B、1D、1A的下方电极2B、2D、2A及联接这些电极的下方配线4之间配置屏蔽线6。另外,在上述共同电极配线5C的周围也配置屏蔽线6。