-
公开(公告)号:CN100498798C
公开(公告)日:2009-06-10
申请号:CN200310102516.9
申请日:2003-10-22
Applicant: 松下电器产业株式会社
IPC: G06F17/50
CPC classification number: G06F17/5045
Abstract: 本发明公开一种高级综合方法,其包括:基于描述数字电路情况的输入文件产生CDFG(控制数据流图);将在CDFG产生中产生的表示处理内容的CDFG的每个节点分配至与呼叫一个步骤的时钟相同步的时间,基于在该CDFG及约束文件中描述的数字电路的约束条件,从而调度CDFG;产生表示如何将构成数字电路的资源分配至在调度过程中调度的CDFG各个节点的分配信息,基于表示资源布置的资源级别布置信息以及表示资源之间连接关系的电路信息;以及输出在分配和电路信息产生中产生的电路信息。
-
公开(公告)号:CN1624698A
公开(公告)日:2005-06-08
申请号:CN200410100625.1
申请日:2004-12-06
Applicant: 松下电器产业株式会社
IPC: G06F17/50
CPC classification number: G06F17/5045
Abstract: 本发明揭示一种高阶合成方法和高阶合成装置,其中首先,在行为级电路中描述的变量的引用数目被计算。然后,该变量的位宽被提取,且多个能够以所提取的位宽进行数据转移的存储器被选择。其次,当变量被分配至其中时,基于所以数目和变量的位宽,多个存储器中的每个存储器的存取频率和被计算。最后,作为分配变量的目标,最小化存储器所计算的存取频率和的存储器被选择。
-
公开(公告)号:CN1501293A
公开(公告)日:2004-06-02
申请号:CN200310102516.9
申请日:2003-10-22
Applicant: 松下电器产业株式会社
IPC: G06F17/50
CPC classification number: G06F17/5045
Abstract: 本发明公开一种高级综合方法,其包括:基于描述数字电路情况的输入文件产生CDFG(控制数据流图);将在CDFG产生中产生的表示处理内容的CDFG的每个节点分配至与呼叫一个步骤的时钟相同步的时间,基于在该CDFG及约束文件中描述的数字电路的约束条件,从而调度CDFG;产生表示如何将构成数字电路的资源分配至在调度过程中调度的CDFG各个节点的分配信息,基于表示资源布置的资源级别布置信息以及表示资源之间连接关系的电路信息;以及输出在分配和电路信息产生中产生的电路信息。
-
-