-
公开(公告)号:CN112614645B
公开(公告)日:2023-07-07
申请号:CN202011022005.6
申请日:2020-09-25
申请人: 株式会社村田制作所
摘要: 本发明提供使制造变高效的电感部件。电感布线(20)配置于绝缘树脂(60)的上表面。在电感布线(20)的上表面连接有第1垂直布线(51)和第2垂直布线(52)。在电感布线(20)的上表面侧配置有第1磁性层(43)。在电感布线(20)的下表面侧配置有第2磁性层(45)。第1磁性层(43)的上下方向的尺寸亦即第1磁性层厚度(TM1)小于第2磁性层(45)的上下方向的尺寸亦即第2磁性层厚度(TM2)。而且,电感布线(20)的上下方向的尺寸亦即电感布线厚度(TI)大于第1垂直布线(51)和第2垂直布线(52)的上下方向的尺寸亦即垂直布线厚度(TV)的0.5倍且不足第1垂直布线(51)和第2垂直布线(52)的上下方向的尺寸亦即垂直布线厚度(TV)的1.5倍。
-
公开(公告)号:CN115621014A
公开(公告)日:2023-01-17
申请号:CN202210814365.2
申请日:2022-07-12
申请人: 株式会社村田制作所
摘要: 本发明涉及电感器部件以及电感器部件的安装构造。电感器部件具备:基体;线圈,设置于基体,沿着轴被卷绕成螺旋状;以及第一及第二外部电极,设置于基体,且与线圈电连接,基体包括具有相互对置的第一及第二主面的基板,线圈的轴与基体的长度、宽度以及高度中的短尺寸的方向平行地配置,线圈包括:多个第一线圈布线,设置在第一主面上;多个第二线圈布线,设置在第二主面上;多个第一贯通布线,从第一主面遍及至第二主面地贯通基板,沿着轴排列;以及多个第二贯通布线,从第一主面遍及至第二主面地贯通基板,相对于轴配置于与第一贯通布线相反侧,沿着轴排列,第一线圈布线、第一贯通布线、第二线圈布线以及第二贯通布线被依次连接。
-
公开(公告)号:CN118609961A
公开(公告)日:2024-09-06
申请号:CN202410240520.3
申请日:2024-03-04
申请人: 株式会社村田制作所
摘要: 本发明的电感器部件具备:具有主面的长方体状的坯体、电感器布线(20)、多个柱状布线(40)。电感器布线(20)具有一对焊盘部、将一对上述焊盘部相连的布线主体。在与主面正交的方向上透视上述坯体的情况下,作为一对焊盘部中的一个焊盘部的特定焊盘部不将电感器布线(20)的其他部分夹在中间而与主面的外缘相邻。而且,在与主面正交的方向上透视坯体的情况下,将主面所具有的四个角部(CO)中的、最接近特定焊盘部的角部(CO)作为特定角部。此时,从特定角部到特定焊盘部的外缘为止的最短距离小于从除了特定角部之外的任一角部(CO)到布线主体为止的最短距离。
-
公开(公告)号:CN116844821A
公开(公告)日:2023-10-03
申请号:CN202310707992.0
申请日:2020-09-25
申请人: 株式会社村田制作所
摘要: 本发明提供使制造变高效的电感部件和电感部件的制造方法。电感布线(20)配置于绝缘树脂(60)的上表面。在电感布线的上表面连接有第1垂直布线(51)和第2垂直布线(52)。在电感布线的上表面侧配置有第1磁性层(43)。在电感布线的下表面侧配置有第2磁性层(45)。第1磁性层的上下方向的尺寸亦即第1磁性层厚度(TM1)小于第2磁性层的上下方向的尺寸亦即第2磁性层厚度(TM2)。而且,电感布线的上下方向的尺寸亦即电感布线厚度(TI)大于第1垂直布线和第2垂直布线的上下方向的尺寸亦即垂直布线厚度(TV)的0.5倍且不足第1垂直布线和第2垂直布线的上下方向的尺寸亦即垂直布线厚度的1.5倍。
-
公开(公告)号:CN107437451B
公开(公告)日:2019-04-19
申请号:CN201710075812.6
申请日:2017-02-13
申请人: 株式会社村田制作所
发明人: 佐佐木克文
摘要: 本发明涉及电子部件,在具备三个线圈的共模滤波器中,减少各线圈间的差动阻抗的差异。本发明的电子部件具备层叠体、包括n个一次线圈导体层以及串联一次线圈导体层的一次线圈、包括n个二次线圈导体层的二次线圈、包括n个三次线圈导体层的三次线圈,一次线圈导体层、二次线圈导体层以及三次线圈导体层通过从层叠方向的一方侧向另一方侧依次逐个排列来构成一个线圈导体层组,n个线圈导体层组从层叠方向的一方侧向另一方侧排列,串联一次线圈导体层与一次线圈导体层至三次线圈导体层以串联的方式电连接,并且,相对于设置于层叠方向的最另一方侧的三次线圈导体层设置于层叠方向的另一方侧。
-
公开(公告)号:CN107437451A
公开(公告)日:2017-12-05
申请号:CN201710075812.6
申请日:2017-02-13
申请人: 株式会社村田制作所
发明人: 佐佐木克文
CPC分类号: H01F27/2804 , H01F17/0013 , H01F27/292 , H01F27/323 , H01F2027/2809 , H03H1/00 , H03H7/427 , H03H2001/0085 , H03H2001/0092 , H01F27/2852 , H01F27/306
摘要: 本发明涉及电子部件,在具备三个线圈的共模滤波器中,减少各线圈间的差动阻抗的差异。本发明的电子部件具备层叠体、包括n个一次线圈导体层以及串联一次线圈导体层的一次线圈、包括n个二次线圈导体层的二次线圈、包括n个三次线圈导体层的三次线圈,一次线圈导体层、二次线圈导体层以及三次线圈导体层通过从层叠方向的一方侧向另一方侧依次逐个排列来构成一个线圈导体层组,n个线圈导体层组从层叠方向的一方侧向另一方侧排列,串联一次线圈导体层与一次线圈导体层至三次线圈导体层以串联的方式电连接,并且,相对于设置于层叠方向的最另一方侧的三次线圈导体层设置于层叠方向的另一方侧。
-
公开(公告)号:CN118737620A
公开(公告)日:2024-10-01
申请号:CN202410767834.9
申请日:2021-08-24
申请人: 株式会社村田制作所
摘要: 本发明涉及能够确定朝向的电感器部件。基体的主面呈相对于主面的几何中心双重对称的形状。第一电感器布线及第二电感器布线在基体的内部延伸。在基体设置有四个端子部(80)。端子部(80)在主面露出。对于四个端子部(80)而言,两个是第一外部端子(81),一个是第二外部端子(82),一个是虚设部(83)。在将主面分割为四个全等的假想区域时,在各假想区域各配置一个端子部(80)。将虚设部(83)作为特定虚设部(83S),并将在相对于设置有特定虚设部(83S)的假想区域即第四假想区域以几何中心为中心的双重对称位置的假想区域即第一假想区域设置的端子部(80)作为特定端子部(80S)。特定虚设部(83S)的形状与特定端子部(80S)的形状不同。
-
公开(公告)号:CN118609963A
公开(公告)日:2024-09-06
申请号:CN202410254493.5
申请日:2024-03-06
申请人: 株式会社村田制作所
IPC分类号: H01F27/28
摘要: 本发明涉及一种电感器部件,提高电感器布线的设计自由度以便提高Q值。电感器部件具备坯体、电感器布线(20)以及多个柱状布线(40)。坯体具有平面状的主面。电感器布线(20)在坯体内与主面平行地延伸。多个柱状布线(40)在与主面交叉的方向上延伸。电感器布线(20)具有:位于该电感器布线(20)的两端部且与柱状布线(40)连接的一对焊盘部;以及将一对焊盘部相连的布线主体。在沿与主面正交的方向透视时,从多个柱状布线(40)中选择的一个以上柱状布线在不与电感器布线(20)的中心线重叠的部位与该电感器布线(20)连接。
-
公开(公告)号:CN116013642A
公开(公告)日:2023-04-25
申请号:CN202211285949.1
申请日:2022-10-20
申请人: 株式会社村田制作所
IPC分类号: H01F17/00
摘要: 本发明提供一种电感器部件,能抑制与其它电子部件的短路,并抑制单元体强度的降低和电感的降低。电感器部件具备:包含磁性粉末、并具有第1主面和第2主面以及连接上述第1主面和上述第2主面的侧面的单元体;设置于单元体内的电感器布线;设置于单元体内、与电感器布线的第1端部连接并延伸至第1主面的第1垂直布线;设置于单元体内、与电感器布线的第2端部连接并延伸至上述第1主面的第2垂直布线;与第1垂直布线连接并在第1主面露出的第1外部端子;以及,与上述第2垂直布线连接并在上述第1主面露出的第2外部端子;并且,磁性粉末以Fe元素为主成分,侧面具有多个磁性粉末氧化的氧化膜露出的氧化区域以及多个磁性粉末露出的非氧化区域。
-
公开(公告)号:CN114121408A
公开(公告)日:2022-03-01
申请号:CN202110974416.3
申请日:2021-08-24
申请人: 株式会社村田制作所
IPC分类号: H01F17/00
摘要: 本发明涉及能够确定朝向的电感器部件。基体的主面呈相对于主面的几何中心双重对称的形状。第一电感器布线及第二电感器布线在基体的内部延伸。在基体设置有四个端子部(80)。端子部(80)在主面露出。对于四个端子部(80)而言,两个是第一外部端子(81),一个是第二外部端子(82),一个是虚设部(83)。在将主面分割为四个全等的假想区域时,在各假想区域各配置一个端子部(80)。将虚设部(83)作为特定虚设部(83S),并将在相对于设置有特定虚设部(83S)的假想区域即第四假想区域以几何中心为中心的双重对称位置的假想区域即第一假想区域设置的端子部(80)作为特定端子部(80S)。特定虚设部(83S)的形状与特定端子部(80S)的形状不同。
-
-
-
-
-
-
-
-
-