一种具有路径延时测量功能的采样值传输及同步方法

    公开(公告)号:CN103716147A

    公开(公告)日:2014-04-09

    申请号:CN201310688007.2

    申请日:2013-12-16

    IPC分类号: H04L7/00 H04L12/26

    摘要: 本发明提供一种具有路径时延测量功能的采样值传输及同步方法,本发明的方法包括在过程层交换机上对数据交换时延进行测量以及在IED设备上对报文进行同步。本发明的方法通过在过程层交换机上对数据交换时延进行测量,实现了将采样值数据在交换机内的存储、排队、转发、级联等不确定的动态延时准确地累加打包到采样值报文中,为IED设备的同步算法提供补偿参数;此外,通过对现有采样值报文的数据结构进行扩展,加入一个传输时延修正域,该修正区域的位置和长度可以配置。将合并单元到保护装置的传输延时保存到该修正域中,使得IED设备在接收到采样值报文后,可以解析出该参数并应用到同步算法中。

    一种基于外部存储实现高效查找哈希表的预处理方法

    公开(公告)号:CN109582598B

    公开(公告)日:2023-05-02

    申请号:CN201811526840.6

    申请日:2018-12-13

    摘要: 本发明涉及一种基于外部存储实现高效查找哈希表的预处理方法,哈希表采用两级缓存:一级缓存放在CPU内部存储哈希表头部数据;二级缓存放在外部存储器中存储完整哈希表;建表地址维护模块将哈希值相同数据存放在同一片缓存空间内,每一片缓存空间大小根据应用场景来配,同时并统计每一片缓存空间已用大小,将这个信息输出给查表地址维护模块,方便后者进行查表长度请求;查表地址维护模块收到查表请求后,根据建表地址维护模块发来的冲突表长度信息决定是从一级缓存还是二级缓存读取数据,当冲突表长度小于一级缓存的深度时,从一级缓存内读取数据,否则从二级缓存读取数据。本发明数据存储结构大大简化,不需要链表指针的维护,操作简单不易出错。

    用于IP与MAC地址映射表的压缩存储及快速查找系统及方法

    公开(公告)号:CN111988229B

    公开(公告)日:2022-06-24

    申请号:CN202010835229.2

    申请日:2020-08-19

    摘要: 本发明公开了一种用于IP与MAC地址映射表的压缩存储及快速查找系统及方法,该系统中:寄存器组,用于存放大概率IP字段和对应的生命周期倒计时器;设置多个寄存器组,并对寄存器组进行依次编号,用寄存器组的对应编号来表示其对应的大概率IP字段;存储单元阵列,用于存放数据块组成的阵列,阵列的行数为2的“寻址位宽”次幂,寻址位宽即寻址字段的位宽度;列数为允许冲突点的个数,允许冲突点为具有相同寻址字段,但大概率IP字段或其它字段相异的IP地址;数据块的数据结构为:其它字段、MAC地址、寄存器组对应的编号、该数据块对应的生命周期倒计时器。本发明基于硬件实现,减少CPU的负荷,提高存储查找的效率,能减少存储单元的大小,实现快速查询。

    用于IP与MAC地址映射表的压缩存储及快速查找系统及方法

    公开(公告)号:CN111988229A

    公开(公告)日:2020-11-24

    申请号:CN202010835229.2

    申请日:2020-08-19

    摘要: 本发明公开了一种用于IP与MAC地址映射表的压缩存储及快速查找系统及方法,该系统中:寄存器组,用于存放大概率IP字段和对应的生命周期倒计时器;设置多个寄存器组,并对寄存器组进行依次编号,用寄存器组的对应编号来表示其对应的大概率IP字段;存储单元阵列,用于存放数据块组成的阵列,阵列的行数为2的“寻址位宽”次幂,寻址位宽即寻址字段的位宽度;列数为允许冲突点的个数,允许冲突点为具有相同寻址字段,但大概率IP字段或其它字段相异的IP地址;数据块的数据结构为:其它字段、MAC地址、寄存器组对应的编号、该数据块对应的生命周期倒计时器。本发明基于硬件实现,减少CPU的负荷,提高存储查找的效率,能减少存储单元的大小,实现快速查询。

    一种基于外部存储实现高效查找哈希表的预处理方法

    公开(公告)号:CN109582598A

    公开(公告)日:2019-04-05

    申请号:CN201811526840.6

    申请日:2018-12-13

    摘要: 本发明涉及一种基于外部存储实现高效查找哈希表的预处理方法,哈希表采用两级缓存:一级缓存放在CPU内部存储哈希表头部数据;二级缓存放在外部存储器中存储完整哈希表;建表地址维护模块将哈希值相同数据存放在同一片缓存空间内,每一片缓存空间大小根据应用场景来配,同时并统计每一片缓存空间已用大小,将这个信息输出给查表地址维护模块,方便后者进行查表长度请求;查表地址维护模块收到查表请求后,根据建表地址维护模块发来的冲突表长度信息决定是从一级缓存还是二级缓存读取数据,当冲突表长度小于一级缓存的深度时,从一级缓存内读取数据,否则从二级缓存读取数据。本发明数据存储结构大大简化,不需要链表指针的维护,操作简单不易出错。

    基于FPGA实现相似图像压缩的预处理方法及系统

    公开(公告)号:CN111327905A

    公开(公告)日:2020-06-23

    申请号:CN202010022226.7

    申请日:2020-01-09

    IPC分类号: H04N19/42

    摘要: 本发明提供一种基于FPGA实现相似图像压缩的预处理方法及系统,属于图像处理技术领域,本发明的方法通过利用外部的FPGA芯片接收多张相似图像;计算多张相似图像中相同位置的像素点的数据的平均值或中位数,组成模型图像;将每张相似图像分别与所述模型图像进行比较,计算相同位置的像素点的数据的差值的绝对值;若连续两个以上的像素点对应的差值的绝对值小于或等于预先设定的模型阈值,则输出第一个像素点的位置信息以及连续像素点的数量信息;若否,则输出原图像数据。本发明利用外部的FPGA芯片进行处理,压缩率高,压缩时间短,可以将计算机释放出来做其他的处理,压缩之后的数据还可以用传统压缩方法进一步地压缩,提高图像的压缩率。

    基于FPGA实现相似图像压缩的预处理方法及系统

    公开(公告)号:CN111327905B

    公开(公告)日:2022-02-18

    申请号:CN202010022226.7

    申请日:2020-01-09

    IPC分类号: H04N19/42

    摘要: 本发明提供一种基于FPGA实现相似图像压缩的预处理方法及系统,属于图像处理技术领域,本发明的方法通过利用外部的FPGA芯片接收多张相似图像;计算多张相似图像中相同位置的像素点的数据的平均值或中位数,组成模型图像;将每张相似图像分别与所述模型图像进行比较,计算相同位置的像素点的数据的差值的绝对值;若连续两个以上的像素点对应的差值的绝对值小于或等于预先设定的模型阈值,则输出第一个像素点的位置信息以及连续像素点的数量信息;若否,则输出原图像数据。本发明利用外部的FPGA芯片进行处理,压缩率高,压缩时间短,可以将计算机释放出来做其他的处理,压缩之后的数据还可以用传统压缩方法进一步地压缩,提高图像的压缩率。