基于RMII接口的SMV/GOOSE报文的FPGA实现方法

    公开(公告)号:CN105897395B

    公开(公告)日:2019-02-22

    申请号:CN201610209498.1

    申请日:2016-04-06

    申请人: 济南大学

    IPC分类号: H04L7/04 H04L1/00 H04L12/861

    摘要: 本发明公开了基于RMII接口的SMV/GOOSE报文的FPGA实现方法,步骤一、对FPGA内部寄存器进行初始化,将报文数据缓存至发送缓冲区,等待发送使能信号;步骤二、接收到使能信号后,发送使能端拉高,首先发送前导数据,用于接收方实现同步及提取时钟信息,接着发送SFD信号,用于通知接收方有效数据的开始;步骤三、报文数据按SMV/GOOSE报文帧格式依次发送帧头部分和应用协议数据单元;步骤四、当报文数据达到要发送的长度时,数据传输结束。保证瞬时数据的传输要求,SMV接口可以高效、快速的将波形数据进行外传,减小数据传输的延时时间。GOOSE接口可以充分保证数据的传输时效性。

    基于拓扑模型和奇异值分解的额外PMU优化配置方法

    公开(公告)号:CN106099915A

    公开(公告)日:2016-11-09

    申请号:CN201610498147.7

    申请日:2016-06-29

    申请人: 济南大学

    IPC分类号: H02J3/00

    摘要: 本发明公开了基于拓扑模型和奇异值分解的额外PMU优化配置方法,在零注入条件缺失和系统模型发生变化的情况下,包括以下步骤:步骤一,在原有配置的基础上,建立量测量和状态量之间的方程,判断矩阵是否满秩;步骤二,若不满秩,利用奇异值分解得到不可观的节点;步骤三,按照不可观的节点是否存在公共连接点分别配置PMU;步骤四,直到没有不可观节点,获得所有的额外配置。利用奇异值分解得到不可观的节点,避免了复杂的拓扑分析,同时只考虑不可观的节点,既减少了节点分析的数量,同时增强了配置的灵活性,提高了配置的冗余性,加快了配置速度。

    并联型有源电力滤波器交流侧电感值的确定方法

    公开(公告)号:CN101917007B

    公开(公告)日:2013-03-27

    申请号:CN201010260626.8

    申请日:2010-08-24

    IPC分类号: H02J3/01

    CPC分类号: Y02E40/22 Y02E40/40

    摘要: 本发明涉及一种并联型有源电力滤波器交流侧电感值的确定方法。它的步骤为:1)首先通过分析由于主电路功率器件的通断造成的APF分段线性切换特性,建立其离散模型;2)使用时域法,迭代计算该离散模型的数值解,即APF补偿电流的瞬态值和稳态值;3)最后通过计算得到的补偿电流瞬态值和稳态值,确定APF交流侧电感值和工程需要满足的跟踪指标之间的关系;当已知工程指标时,通过该关系得到精确合理的交流侧电感取值范围。本发明综合考虑APF的强非线性和需要满足的实际工程指标,设计得到的电感取值范围更加精确,且可以保证APF满足设计要求,提高APF补偿精度。

    基于拓扑模型和奇异值分解的额外PMU优化配置方法

    公开(公告)号:CN106099915B

    公开(公告)日:2018-05-22

    申请号:CN201610498147.7

    申请日:2016-06-29

    申请人: 济南大学

    IPC分类号: H02J3/00

    CPC分类号: Y02E60/728 Y04S10/265

    摘要: 本发明公开了基于拓扑模型和奇异值分解的额外PMU优化配置方法,在零注入条件缺失和系统模型发生变化的情况下,包括以下步骤:步骤一,在原有配置的基础上,建立量测量和状态量之间的方程,判断矩阵是否满秩;步骤二,若不满秩,利用奇异值分解得到不可观的节点;步骤三,按照不可观的节点是否存在公共连接点分别配置PMU;步骤四,直到没有不可观节点,获得所有的额外配置。利用奇异值分解得到不可观的节点,避免了复杂的拓扑分析,同时只考虑不可观的节点,既减少了节点分析的数量,同时增强了配置的灵活性,提高了配置的冗余性,加快了配置速度。

    基于RMII接口的SMV/GOOSE报文的FPGA实现方法

    公开(公告)号:CN105897395A

    公开(公告)日:2016-08-24

    申请号:CN201610209498.1

    申请日:2016-04-06

    申请人: 济南大学

    IPC分类号: H04L7/04 H04L1/00 H04L12/861

    摘要: 本发明公开了基于RMII接口的SMV/GOOSE报文的FPGA实现方法,步骤一、对FPGA内部寄存器进行初始化,将报文数据缓存至发送缓冲区,等待发送使能信号;步骤二、接收到使能信号后,发送使能端拉高,首先发送前导数据,用于接收方实现同步及提取时钟信息,接着发送SFD信号,用于通知接收方有效数据的开始;步骤三、报文数据按SMV/GOOSE报文帧格式依次发送帧头部分和应用协议数据单元;步骤四、当报文数据达到要发送的长度时,数据传输结束。保证瞬时数据的传输要求,SMV接口可以高效、快速的将波形数据进行外传,减小数据传输的延时时间。GOOSE接口可以充分保证数据的传输时效性。