一种DMI总线信号完整性测试方法

    公开(公告)号:CN104182317B

    公开(公告)日:2016-05-04

    申请号:CN201410411548.5

    申请日:2014-08-20

    发明人: 贾永涛

    IPC分类号: G06F11/26

    摘要: 本发明公开了一种DMI总线信号完整性测试方法,在设计的板卡上增加一个CPU XDP接口,通过该接口形成一个完整的DMI数据采集回路;测试软件使用Intel EVTS,通过USB-XDP3实现测试软件和被测平台的连接;通过测试软件不断调整电压及时序,找出电压的余量和时序的余量,再根据Intel规范中,对电压及时序余量值的要求,来确认实际DMI信号是否符合设计要求。该测试方法不像传统的测试方法依赖示波器,仅用一个XDP治具和测试软件便能完成测试,相对于用示波器进行测试,这种方法大大减小了人为操作带来的误差,提升了测试的准确度;且一次就可以把4条数据线测试完成,避免了重复操作,提高了测试效率。

    一种PCIE信号完整性测试系统和方法

    公开(公告)号:CN105045697A

    公开(公告)日:2015-11-11

    申请号:CN201510355525.1

    申请日:2015-06-24

    发明人: 贾永涛

    IPC分类号: G06F11/26

    摘要: 本发明提供一种PCIE信号完整性测试系统和方法,该系统包括:主板板卡、PCIE总线、PCIE装置和测试装置,主板板卡包含中央处理器和XDP接口,中央处理器通过XDP接口与测试装置互连,接收测试装置发送来的数据信号,通过PCIE总线与PCIE装置互连,将第一测试数据发送给PCIE装置,并接收到PCIE装置发送的接收数据,形成第二测试数据,将该第二测试数据发送给测试装置;测试装置加载了测试脚本,调节所述PCIE总线的电压和信号时序,当第一测试数据与第二测试数据不同时,如果当前电压和当前信号时序符合要求,则确定该PCIE总线的信号完整性通过测试,可有效提高PCIE总线的信号完整性测试效率。

    一种SPI总线信号测试的发包方法

    公开(公告)号:CN104317687A

    公开(公告)日:2015-01-28

    申请号:CN201410552570.1

    申请日:2014-10-17

    发明人: 颜伟 贾永涛

    IPC分类号: G06F11/22

    摘要: 本发明提供一种SPI总线信号测试的发包方法,其实现方法如下:找到BIOS中读写SPI总线上BIOS芯片的函数;在读写函数中增加循环读写BIOS芯片的代码,循环次数根据需要填写;通过上述两条,刷新测试版BIOS,启动到DOS环境,使用BIOS刷新工具进行刷新操作,这时刷新过程会停在一个位置,此时SPI总线上会一直存在信号传输,上述函数只有在进行BIOS刷新操作时才会被调用。本发明的一种SPI总线信号测试的发包方法和现有技术相比,为服务器主板SPI总线信号测试提供了一个更简单灵活的方式,可以节约系统测试成本另外操作更加简便,只需要刷新测试版BIOS就可完成测试准备工作。

    一种QPI总线信号完整性测试方法

    公开(公告)号:CN103425582A

    公开(公告)日:2013-12-04

    申请号:CN201310365283.5

    申请日:2013-08-19

    发明人: 贾永涛

    IPC分类号: G06F11/36

    摘要: 本发明公开了一种QPI总线信号完整性测试方法,步骤如下:首先在机器上增加CPUXDP接口,通过该接口形成一个完整的QPI数据采集回路;通过USB-XDP3实现测试软件和被测平台的连接;若测试结果为Pass,则连接正确;若结果为Fail,则有问题,需要重新确认;然后通过测试软件自动进行Voltage及Timing的Margin采集,采集完毕后会显示Complete;测试完毕后导出测试结果,当Voltage的margin要大于等于15.7,Timing的margin要大于等于10.25时,测试通过。本发明的测试方法减小了人为操作带来的误差,提升了测试的准确度;避免了重复操作,提高了测试效率。

    一种USB链路的信号完整性测试设备、系统及方法

    公开(公告)号:CN106294055A

    公开(公告)日:2017-01-04

    申请号:CN201610634528.3

    申请日:2016-08-04

    发明人: 贾永涛

    IPC分类号: G06F11/26

    CPC分类号: G06F11/263

    摘要: 本发明提供了一种USB链路的信号完整性测试设备、系统及方法,USB链路包括:USB控制器、以及与USB控制器分别连接的第一端口和第二端口;测试设备包括:码型发生器和码型检测器;码型发生器与第一端口连接,码型检测器与第二端口连接;码型发生器,用于生成设定码型的标准编码,通过第一端口向USB控制器发送标准编码,以使USB控制器通过第二端口输出参考编码;码型检测器,用于根据USB控制器当前设置的工作模式,以及根据工作模式确定第二端口所需输出的测试编码,接收第二端口输出的参考编码,并对参考编码和测试编码进行对比,根据对比结果确定USB链路的信号完整性。本发明提供的方案提高了信号完整性测试的准确度。

    一种SAS12GRX链路的信号完整性测试方法

    公开(公告)号:CN104820182A

    公开(公告)日:2015-08-05

    申请号:CN201510223211.6

    申请日:2015-05-05

    发明人: 贾永涛

    IPC分类号: G01R31/3181

    摘要: 本发明公开一种SAS 12G RX链路的信号完整性测试方法,属于计算机测试设计领域;方法为:将SAS控制器的TX端口与RX端口通过SAS信号测试夹具进行信号连接,形成一个回路;码型发生器控制TX端发出特定数据码形,RX端接收此特定数据码形;在接收一定的bit数据后检查RX端的误码;若没有误码,RX链路的信号完整无需优化;若有误码产生,RX链路存在信号完整性问题,进行优化,直至测试没有误码产生;本发明大大减少了人为操作带来的误差,提升了测试的准确度。

    一种SAS/SATA信号测试夹具
    7.
    发明公开

    公开(公告)号:CN104267221A

    公开(公告)日:2015-01-07

    申请号:CN201410556895.7

    申请日:2014-10-20

    发明人: 贾永涛

    IPC分类号: G01R1/04

    摘要: 本发明提供一种SAS/SATA信号测试夹具,测试夹具将MiniSAS母头的四对差分TX信号线通过SMA公头引出来,在信号传输路径上不需要加任何器件,以保证引出信号的真实性;本发明的一种SAS/SATA信号测试夹具和现有技术相比,可以快速的定位问题的根源所在,而且本发明具有设计合理、结构简单、使用方便等特点,因而,具有很好的使用价值。

    一种DMI总线信号完整性测试方法

    公开(公告)号:CN104182317A

    公开(公告)日:2014-12-03

    申请号:CN201410411548.5

    申请日:2014-08-20

    发明人: 贾永涛

    IPC分类号: G06F11/26

    摘要: 本发明公开了一种DMI总线信号完整性测试方法,在设计的板卡上增加一个CPUXDP接口,通过该接口形成一个完整的DMI数据采集回路;测试软件使用IntelEVTS,通过USB-XDP3实现测试软件和被测平台的连接;通过测试软件不断调整电压及时序,找出电压的余量和时序的余量,再根据Intel规范中,对电压及时序余量值的要求,来确认实际DMI信号是否符合设计要求。该测试方法不像传统的测试方法依赖示波器,仅用一个XDP治具和测试软件便能完成测试,相对于用示波器进行测试,这种方法大大减小了人为操作带来的误差,提升了测试的准确度;且一次就可以把4条数据线测试完成,避免了重复操作,提高了测试效率。

    一种简易VGA信号测试夹具

    公开(公告)号:CN203396793U

    公开(公告)日:2014-01-15

    申请号:CN201320486530.2

    申请日:2013-08-09

    发明人: 贾永涛

    IPC分类号: G01R1/04

    摘要: 一种简易VGA信号测试夹具,包括VGA公头和测试夹具面板,其中VGA公头固定在测试夹具面板上,测试夹具面板上设置有测试连接端1-7,分别连接到VGA公头上R、G、B、H、V、I2CCLK及I2CDATA对应的pin脚。本实用新型的有益效果是无需焊接工作,避免了焊接可能引起的短路,夹具上做了阻抗控制,避免了因阻抗不连续而引起的信号失真,能以最真实的情况反映信号质量,与DUT连接及与示波器探头连接方便,提高测试效率。

    一种双口万兆网卡
    10.
    实用新型

    公开(公告)号:CN202652236U

    公开(公告)日:2013-01-02

    申请号:CN201220294496.4

    申请日:2012-06-21

    IPC分类号: H04L12/02

    摘要: 本实用新型提供一种双口万兆网卡,其结构包括PCB板,该PCB板的正面设置有网卡芯片,所述网卡芯片通过布线连接有两个网络接口,所述PCB板的背面设置有PCIE2.0插槽。该一种双口万兆网卡和现有技术相比,具有设计合理、结构简单、使用方便等特点,有效提高产品的竞争力,减少主板布线压力;可以根据用户需求选择性搭配,减小库存和主板BOM成本。