一种低功耗流水线的实现方法

    公开(公告)号:CN104699463B

    公开(公告)日:2017-05-17

    申请号:CN201510123301.8

    申请日:2015-03-20

    IPC分类号: G06F9/38

    摘要: 本发明公开一种低功耗流水线的实现方法,属于芯片流水线设计领域;具体步骤为①建立新型流水线,流水线内设寄存器数据指针,流水线外设寄存器堆栈;②每级流水线内构建流水线主控单元;③寄存器堆栈设数据指针管理单元,数据进入到流水线中,占用一组寄存器,最后一级流水线输出后,对应在寄存器堆栈相应寄存器数据指针中的数据失效,提供给新进入流水线的数据使用;每级流水线只更新本级流水线修改的数据到寄存器堆栈中;每级流水线主控单元根据本级处理决定输出到下级流水线主控单元的数据,将其寄存器数据指针送至寄存器堆栈和下一级主控单元;本发明降低寄存器的反转率,对于动态功耗的降低有显著的帮助。

    一种低功耗流水线的实现方法

    公开(公告)号:CN104699463A

    公开(公告)日:2015-06-10

    申请号:CN201510123301.8

    申请日:2015-03-20

    IPC分类号: G06F9/38

    摘要: 本发明公开一种低功耗流水线的实现方法,属于芯片流水线设计领域;具体步骤为①建立新型流水线,流水线内设寄存器数据指针,流水线外设寄存器堆栈;②每级流水线内构建流水线主控单元;③寄存器堆栈设数据指针管理单元,数据进入到流水线中,占用一组寄存器,最后一级流水线输出后,对应在寄存器堆栈相应寄存器数据指针中的数据失效,提供给新进入流水线的数据使用;每级流水线只更新本级流水线修改的数据到寄存器堆栈中;每级流水线主控单元根据本级处理决定输出到下级流水线主控单元的数据,将其寄存器数据指针送至寄存器堆栈和下一级主控单元;本发明降低寄存器的反转率,对于动态功耗的降低有显著的帮助。

    一种多核DSP系统中EDMA控制器并行控制的方法

    公开(公告)号:CN104699641A

    公开(公告)日:2015-06-10

    申请号:CN201510123172.2

    申请日:2015-03-20

    IPC分类号: G06F13/28

    摘要: 本发明公开一种多核DSP系统中EDMA控制器并行控制的方法,属于数字信号处理领域;具体为:多核DSP系统内每个DSP处理单元内设置EDMA请求响应通道,每个DSP处理单元外设置对应的EDMA请求处理通道;EDMA请求响应通道通过读写请求分离的双总线连接EDMA请求处理通道,EDMA请求处理通道通过读写请求分离的双总线连接至总线仲裁系统;读写请求通过EDMA请求处理通道内的寄存器组将传输的请求参数分离为读操作请求和写操作请求,分别进入读请求处理逻辑单元和写请求处理逻辑单元,由逻辑电路进入总线仲裁系统;本发明分离了读写操作,通过读写控制逻辑,实现了请求处理过程的并行,同时为实现流水线化操作提供的结构基础。

    一种利用正态分布随机验证的方法

    公开(公告)号:CN104714887A

    公开(公告)日:2015-06-17

    申请号:CN201510101980.9

    申请日:2015-03-09

    IPC分类号: G06F11/36

    摘要: 本发明公开一种利用正态分布随机验证的方法,涉及芯片随机验证领域,通过控制参数的方式来达到随机验证可控性与精准性,首先搭建所需要的芯片验证环境,将芯片验证环境作为输入与正态分布部分连接;输入正态分布后会进行内部处理,对内部处理的数据进行整理后输出到输出结果模块,得出经过数学分布后的随即验证结果。该方法使随机验证更有效率的达到所期望的结果,提高了芯片随机验证的效率和精确度,使整个验证过程更为清晰。

    一种PCI-E接口传输QPI报文的实现方法

    公开(公告)号:CN104539579A

    公开(公告)日:2015-04-22

    申请号:CN201410717134.5

    申请日:2014-12-03

    IPC分类号: H04L29/06 H04L1/00

    摘要: 本发明提供一种PCI-E接口传输QPI报文的实现方法,采用PCI-E接口代替QPI物理层,实现PCI-E接口的内存扩展、访问与维护;PCI-E接口传输QPI报文的设计结构包括:检测电路、PCI-E接口模块、PCI-E与QPI接口转化配置模块和QPI上层逻辑接口模块。这种PCI-E接口传输QPI报文的实现方法所具有的上述优点,采用多种数据映射关系实现X16、X8、X4各种PCI-E传输模式与QPI传输模式的全映射,大大提高了系统的可用性,在QPI协议相关芯片的开发设计、验证调试过程中,可有效降低芯片的设计难度和验证风险,可大大缩短芯片开发周期。